|
English
|
正體中文
|
简体中文
|
總筆數 :2828323
|
|
造訪人次 :
32189309
線上人數 :
1361
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"liao yuan hsin"的相關文件
顯示項目 1-7 / 7 (共1頁) 1 每頁顯示[10|25|50]項目
國立交通大學 |
2014-12-16T06:15:19Z |
CONTEXT-BASED ADAPTIVE BINARY ARITHMETIC CODING (CABAC) DECODING DEVICE AND DECODING METHOD THEREOF
|
CHANG Tian-Sheuan; Liao Yuan-Hsin |
國立交通大學 |
2014-12-16T06:14:13Z |
Context-based adaptive binary arithmetic coding (CABAC) decoding device and decoding method thereof
|
Chang Tian-Sheuan; Liao Yuan-Hsin |
國立交通大學 |
2014-12-12T01:37:32Z |
H.264/AVC及SVC熵解碼器之分析與設計
|
廖元歆; Liao, Yuan-Hsin; 張添烜; Chang, Tian-Sheuan |
國立交通大學 |
2014-12-08T15:38:37Z |
A High Throughput VLSI Design with Hybrid Memory Architecture for H.264/AVC CABAC Decoder
|
Liao, Yuan-Hsin; Li, Gwo-Long; Chang, Tian-Sheuan |
國立交通大學 |
2014-12-08T15:29:01Z |
A 385 MHz 13.54 K Gates Delay Balanced Two-Level CAVLC Decoder for Ultra HD H.264/AVC Video
|
Liao, Yuan-Hsin; Li, Gwo-Long; Chang, Tian-Sheuan |
國立交通大學 |
2014-12-08T15:22:46Z |
A 135 MHz 542 k Gates High Throughput H.264/AVC Scalable High Profile Decoder
|
Li, Gwo-Long; Chen, Yu-Chen; Liao, Yuan-Hsin; Hsu, Po-Yuan; Wen, Meng-Hsun; Chang, Tian-Sheuan |
國立交通大學 |
2014-12-08T15:21:24Z |
A Highly Efficient VLSI Architecture for H.264/AVC Level 5.1 CABAC Decoder
|
Liao, Yuan-Hsin; Li, Gwo-Long; Chang, Tian-Sheuan |
顯示項目 1-7 / 7 (共1頁) 1 每頁顯示[10|25|50]項目
|