English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  52177275    線上人數 :  789
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"lih yang wang"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 21-29 / 29 (共2頁)
1 2 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
南台科技大學 2000-03 AES 第一回合演算法的比較 王釋毅; 賴溪松; 葉義雄; 林祝興; 孫宏民; 王立洋; Lih-Yang Wang
南台科技大學 2000 On the hardware design for DES cipher in tamper resistant devicesagainst differential fault analysis Lih-Yang Wang ; Chi-Sung Laih; Hang-Geng Tsai;Nern-Min Huang
南台科技大學 1995-01 Performance-Directed Compaction for VLSI Symbolic Layout Lih-Yang Wang; Yen-Tai Lai; Bin-Da Liu; Ting-Chun Chang;王立洋
南台科技大學 1993-05 Layout compaction with minimized delay bound on timing critical paths Lih-Yang Wang; Yen-Tai Lai; Bin-Da Liu; Tin-Chung Chang;王立洋; 劉濱達
南台科技大學 1993 Performance-Driven Global Routing Based on Simulated Evolution Lih-Yang Wang; Bin-Da Liu; Yen-Tai Lai; Ming-Yuan Yeh; 王立洋;劉濱達
南台科技大學 1993 A graph-based simplex algorithm for minimizing the layout size andthe delay on timing critical paths Lih-Yang Wang; Yen-Tai Lai; Bin-Da Liu; Ting-Chun Chang; 王立洋;劉濱達
南台科技大學 1992-07 Neural Nerwork on Two Dimensional IC Layout Compaction Lih-Yang Wang; Kun-Nern Chen; Yen-Tai Lai; Bin-Da Liu;王立洋
南台科技大學 1991 Simultaneous Pin Assignment and Global Routing for Custom VLSI Design Lih-Yang Wang; Yen-Tai Lai; Bin-Da Liu; 王立洋;劉濱達
南台科技大學 1991 Two-Dimensional Layout Compaction by Neural Optimization Network Lih-Yang Wang; Yen-Tai Lai; Bin-Da Liu

顯示項目 21-29 / 29 (共2頁)
1 2 > >>
每頁顯示[10|25|50]項目