English  |  正體中文  |  简体中文  |  总笔数 :0  
造访人次 :  52919693    在线人数 :  802
教育部委托研究计画      计画执行:国立台湾大学图书馆
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
关于TAIR

浏览

消息

著作权

相关连结

"shih hsu huang"的相关文件

回到依作者浏览
依题名排序 依日期排序

显示项目 1-10 / 25 (共3页)
1 2 3 > >>
每页显示[10|25|50]项目

机构 日期 题名 作者
元智大學 2017-11-12 Overview of the 2017 CAD Contest at ICCAD Myung-Chul Kim; Shih-Hsu Huang; Lin R.-B.; Shigetoshi Nakatake
元智大學 2016-11-07 Overview of the 2016 CAD Contest at ICCAD Shih-Hsu Huang; Lin R.-B.; Myung-Chul Kim; Shigetoshi Nakatake
中原大學 2010-05 Minimum buffer insertions for clock period minimization Shih-Hsu Huang;Guan-Yu Jhuo;Wei-Lun Huang
中原大學 2010-05 A Design Partitioning Algorithm for Three Dimensional Integrated Circuits Hua-Sin Ye;Mely Chen Chi;Shih-Hsu Huang
中原大學 2010-05 A Post-Processing Approach to Minimize TSV Number for High-Level Synthesis of 3D ICs Chih-Hung Lee;Tsorng-Yu Huang;Chun-Hua Cheng;Shih-Hsu Huang
中原大學 2009-11 Synthesis of Anti-Aging Gated Clock Designs Shih-Hsu Huang; Chun-Hua Cheng; Song-Bin Pan
中原大學 2009-11 Simultaneous Clock Skew Scheduling and Power-Gated Module Selection for Standby Leakage Minimization Shih-Hsu Huang; Chun-Hua Cheng; Da-Chen Tzeng
中原大學 2009-08 Minimum-Period Register Binding Shih-Hsu Huang; Chun-Hua Cheng
中原大學 2009-07-25 An ILP Approach to Surge Current Minimization in High-Level Synthesis Shih-Hsu Huang; Jheng-Fu Yeh; Chun-Hua Cheng
中原大學 2009-06 Post-Floorplan Power Distribution Network Design for 3D ICs Yalamandala Raghu;Chun-Hua Cheng;Shih-Hsu Huang

显示项目 1-10 / 25 (共3页)
1 2 3 > >>
每页显示[10|25|50]项目