國立交通大學 |
2016-03-28T00:04:24Z |
Evaluation of Monolayer and Bilayer 2-D Transition Metal Dichalcogenide Devices for SRAM Applications
|
Yu, Chang-Hung; Fan, Ming-Long; Yu, Kuan-Chin; Hu, Vita Pi-Ho; Su, Pin; Chuang, Ching-Te |
國立交通大學 |
2016-03-28T00:04:17Z |
Impact of Quantum Capacitance on Intrinsic Inversion Capacitance Characteristics and Inversion-Charge Loss for Multigate III-V-on-Insulator nMOSFETs
|
Shen, Hsin-Hung; Shen, Shih-Lun; Yu, Chang-Hung; Su, Pin |
國立交通大學 |
2015-12-02T03:00:54Z |
Stability/Performance Assessment of Monolithic 3D 6T/ST SRAM Cells Considering Transistor-Level Interlayer Coupling
|
Fan, Ming-Long; Hu, Vita Pi-Ho; Chen, Yin-Nien; Su, Pin; Chuang, Ching-Te |
國立交通大學 |
2015-11-26T01:07:47Z |
超薄絕緣鍺金氧半場效電晶體在量子侷限下的短通道效應模型與分析
|
謝欣原; Hsieh, Hsin-Yuan; 蘇彬; Su, Pin |
國立交通大學 |
2015-11-26T01:02:59Z |
Spacer之設計對多重閘極絕緣砷化銦鎵金氧半鰭狀式場效電晶體的靜電完整性及效能的影響
|
羅章庭; Lo, Chang-Ting; 蘇彬; Su, Pin |
國立交通大學 |
2015-11-26T00:56:23Z |
單晶三維積體之銦鎵砷/鍺超薄電晶體邏輯電路與靜態隨機存取記憶體考慮層間電耦合之分析
|
余冠瑾; Yu, Kuan-Chin; 蘇彬; Su, Pin |
國立交通大學 |
2015-11-26T00:55:07Z |
量子電容對於三五族多閘極金氧半場效電晶體本質反轉層電容之影響
|
沈信宏; Shen, Hsin-Hung; 蘇彬; Su, Pin |
國立交通大學 |
2015-07-21T11:21:14Z |
Evaluation of Stability, Performance of Ultra-Low Voltage MOSFET, TFET, and Mixed TFET-MOSFET SRAM Cell With Write-Assist Circuits
|
Chen, Yin-Nien; Fan, Ming-Long; Hu, Vita Pi-Ho; Su, Pin; Chuang, Ching-Te |
國立交通大學 |
2015-07-21T11:20:55Z |
Evaluation of Sub-0.2 V High-Speed Low-Power Circuits Using Hetero-Channel MOSFET and Tunneling FET Devices
|
Chen, Yin-Nien; Fan, Ming-Long; Hu, Vita Pi-Ho; Su, Pin; Chuang, Ching-Te |
國立交通大學 |
2015-07-21T08:31:30Z |
Investigation of Backgate-Bias Dependence of Intrinsic Variability for UTB Hetero-Channel MOSFETs Considering Quantum Confinement
|
Yu, Chang-Hung; Su, Pin |
國立交通大學 |
2015-07-21T08:31:27Z |
Evaluation of Read-and Write-Assist Circuits for GeOI FinFET 6T SRAM Cells
|
Hu, Vita Pi-Ho; Fan, Ming-Long; Su, Pin; Chuang, Ching-Te |
國立交通大學 |
2015-07-21T08:31:16Z |
Investigation and Optimization of Monolithic 3D Logic Circuits and SRAM Cells Considering Interlayer Coupling
|
Fan, Ming-Long; Hu, Vita Pi-Ho; Chen, Yin-Nien; Su, Pin; Chuang, Ching-Te |
國立交通大學 |
2015-07-21T08:31:11Z |
Evaluation of Transient Voltage Collapse Write-Assist for GeOI and SOI FinFET SRAM Cells
|
Hu, Vita Pi-Ho; Fan, Ming-Long; Su, Pin; Chuang, Ching-Te |
國立交通大學 |
2015-07-21T08:29:06Z |
Investigation and comparison of analog figures-of-merit for TFET and FinFET considering work-function variation
|
Lee, Ko-Chun; Fan, Ming-Long; Su, Pin |
國立交通大學 |
2015-07-21T08:29:05Z |
Investigation of Multi-V-th Efficiency for Trigate GeOI p-MOSFETs Using Analytical Solution of 3-D Poisson\'s Equation
|
Wu, Shu-Hua; Yu, Chang-Hung; Chiang, Chun-Hsien; Su, Pin |
國立交通大學 |
2015-07-21T08:29:05Z |
Investigation of Backgate-Biasing Effect for Ultrathin-Body III-V Heterojunction Tunnel FET
|
Fan, Ming-Long; Hu, Vita Pi-Ho; Hsu, Chih-Wei; Su, Pin; Chuang, Ching-Te |
國立交通大學 |
2015-07-21T08:28:07Z |
Analysis of GeOI FinFET 6T SRAM Cells With Variation-Tolerant WLUD Read-Assist and TVC Write-Assist
|
Hu, Vita Pi-Ho; Fan, Ming-Long; Su, Pin; Chuang, Ching-Te |
國立交通大學 |
2014-12-16T06:15:18Z |
SCHMITT TRIGGER-BASED FINFET SRAM CELL
|
Chuang Ching-Te; Hsieh Chien-Yu; Fan Ming-Long; Hu Pi-Ho; Su Pin |
國立交通大學 |
2014-12-16T06:15:00Z |
INDEPENDENTY-CONTROLLED-GATE SRAM
|
CHUANG Ching-Te; Chen Yin-Nien; Hsieh Chien-Yu; Fan Ming-Long; Hu Pi-Ho; Su Pin |
國立交通大學 |
2014-12-16T06:14:14Z |
Schmitt trigger-based finFET SRAM cell
|
Chuang Ching-Te; Hsieh Chien-Yu; Fan Ming-Long; Hu Pi-Ho; Su Pin |
國立交通大學 |
2014-12-16T06:13:52Z |
Independently-controlled-gate SRAM
|
Chuang Ching-Te; Chen Yin-Nien; Hsieh Chien-Yu; Fan Ming-Long; Hu Pi-Ho; Su Pin |
國立交通大學 |
2014-12-13T10:51:54Z |
次50奈米Multiple-Gate SOI CMOS的特性分析與模式建立
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-13T10:51:33Z |
次32奈米多重閘極元件的特性分析與模式建立---變異性與微縮性,高頻類比特性,以及介觀現象的探討
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-13T10:49:45Z |
單石三維整合架構下使用前瞻元件之邏輯以及靜態隨機存取記憶體電路分析
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-13T10:49:40Z |
前瞻矽奈米元件變異性及傳輸特性綜合研究(I)
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-13T10:45:53Z |
前瞻矽奈米元件變異性及傳輸特性綜合研究(II)
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-13T10:43:14Z |
單石三維整合架構下使用前瞻元件之邏輯以及靜態隨機存取記憶體電路分析
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-13T10:42:49Z |
異質通道元件在邏輯電路及記憶體應用之適用性評估
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-13T10:41:26Z |
異質通道元件在邏輯電路及記憶體應用之適用性評估
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-13T10:41:05Z |
源/汲極串聯電阻引致對高度微縮金氧半元件汲極電流不匹配及變異之反饋效應研究
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-13T10:31:50Z |
次100奈米SOI CMOS的RF/Analog特性分析與模式建立(I)
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-13T10:31:32Z |
一個用於部分與完全解離絕緣矽電路模擬的統整元件模型---65奈米SOI CMOS基體源極內建能障降低的探討
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-13T10:30:21Z |
次100奈米SOI CMOS的RF/Analog特性分析與模式建立(II)
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-13T10:29:57Z |
次50奈米Multiple-Gate SOI CMOS的特性分析與模式建立
|
蘇彬; Su Pin |
國立交通大學 |
2014-12-12T02:45:23Z |
鰭狀、穿隧場效電晶體和異質通道三維積體超薄層元件於超低功耗靜態隨機存取記憶體和邏輯電路之設計與分析
|
范銘隆; Fan, Ming-Long; 蘇彬; Su, Pin |
國立交通大學 |
2014-12-12T02:45:17Z |
三五族碎能隙異質接面穿隧式場效電晶體之隨機變易特性的模擬與探討
|
徐誌緯; Hsu, Chie-Wei; 蘇彬; Su, Pin |
國立交通大學 |
2014-12-12T02:38:10Z |
藉由三維沃爾洛伊圖對於隨機晶格邊界在可堆疊NAND記憶體造成的變異特性之模擬與分析
|
楊青維; Yang, Ching-Wei; 蘇彬; Su, Pin |
國立交通大學 |
2014-12-12T02:26:31Z |
矽奈米尺寸金氧半場效電晶體的載子傳輸與重要元件參數之實驗性的研究
|
李維; Lee, Wei; 蘇彬; Su, Pin |
國立交通大學 |
2014-12-12T01:46:22Z |
量子侷限效應對超薄絕緣鍺與砷化銦鎵金氧半場效電晶體的次臨界與後端閘極偏壓調變臨界電壓特性之理論研究
|
余昌鴻; Yu, Chang-Hung; 蘇彬; Su, Pin |
國立交通大學 |
2014-12-12T01:27:05Z |
矽奈米線生物感測器之分析與模擬
|
呂昆諺; Lu,Kun-Yen; 蘇彬; Su, Pin |
國立交通大學 |
2014-12-12T01:24:36Z |
先進CMOS元件結構的解析模型建立-量子侷限效應及製程變異敏感度之探討
|
吳育昇; Wu, Yu-Sheng; 蘇彬; Su, Pin |
國立交通大學 |
2014-12-12T01:24:36Z |
矽奈米金氧半場效電晶體之汲極電流匹配與低頻雜訊研究及分析
|
郭俊延; Kuo, Jyun-Yan Jack; 蘇彬; Su, Pin |
國立交通大學 |
2014-12-12T01:22:36Z |
單軸應變矽奈米尺寸金氧半場效電晶體對於載子遷移率之各種散射機制的實驗性研究
|
陳柏年; Chen, Po-Nien; 蘇彬; Su, Pin |
國立交通大學 |
2014-12-12T01:22:36Z |
先進金氧半場效電晶體考慮溫度相依之高頻小訊號及雜訊特性分析
|
王生圳; Wang, Sheng-Chun; 蘇彬; Su, Pin |
國立交通大學 |
2014-12-12T01:22:33Z |
超薄層矽及鍺通道元件、邏輯電路及靜態隨機存取記憶體之研究與分析
|
胡璧合; Hu, Pi-Ho; 蘇彬; Su, Pin |
國立交通大學 |
2014-12-08T15:48:22Z |
Temperature-Dependent RF Small-Signal and Noise Characteristics of SOI Dynamic Threshold Voltage MOSFETs
|
Wang, Sheng-Chun; Su, Pin; Chen, Kun-Ming; Liao, Kuo-Hsiang; Chen, Bo-Yuan; Huang, Sheng-Yi; Hung, Cheng-Chou; Huang, Guo-Wei |
國立交通大學 |
2014-12-08T15:48:17Z |
A Comprehensive Study of Single-Electron Effects in Multiple-Gate MOSFETs
|
Lee, Wei; Su, Pin |
國立交通大學 |
2014-12-08T15:40:43Z |
Radio-Frequency Small-Signal and Noise Modeling for Silicon-on-Insulator Dynamic Threshold Voltage Metal-Oxide-Semiconductor Field-Effect Transistors
|
Wang, Sheng-Chun; Su, Pin; Chen, Kun-Ming; Huang, Sheng-Yi; Hung, Cheng-Chou; Huang, Guo-Wei |
國立交通大學 |
2014-12-08T15:38:27Z |
Evaluation of Static Noise Margin and Performance of 6T FinFET SRAM Cells with Asymmetric Gate to Source/Drain Underlap Devices
|
Hu, Vita Pi-Ho; Fan, Ming-Long; Su, Pin; Chuang, Ching-Te |
國立交通大學 |
2014-12-08T15:38:26Z |
Independently-Controlled-Gate FinFET Schmitt Trigger Sub-threshold SRAMs
|
Hsieh, Chien-Yu; Fan, Ming-Long; Hu, Vita Pi-Ho; Su, Pin; Chuang, Ching-Te |