|
"wang j h"的相关文件
显示项目 436-445 / 452 (共46页) << < 37 38 39 40 41 42 43 44 45 46 > >> 每页显示[10|25|50]项目
| 國立臺灣大學 |
1995-05 |
A Waveform-Based Gatelevel Timing Simulator (BTS) for MOS VLSI Circuits with Considerations of Effects of the Internal Charges
|
Wang, J. H.; Chang, M.; 馮武雄; Wang, J. H.; Chang, M.; Feng, Wu-Shiung |
| 國立臺灣大學 |
1995-02 |
A Current Waveform Simulator Using Charge-Bsed Current Model
|
馮武雄; Wang, J. H.; Fan, J. T.; Feng, Wu-Shiung; Wang, J. H.; Fan, J. T. |
| 國立臺灣大學 |
1995 |
A New Delay Model with the Considerations of Internal Charges
|
Wang, J. H.; Fan, J. T.; 馮武雄; Wang, J. H.; Fan, J. T.; Feng, Wu-Shiung |
| 國立臺灣大學 |
1994-02 |
An Accurate Time-Domain Current Waveform Simulator for VLSI Circuits
|
Wang, J. H.; Chang, M. L.; 馮武雄; Wang, J. H.; Chang, M. L.; Feng, Wu-Shiung |
| 國立臺灣大學 |
1994 |
Charge-Based Current Model for CMOS Gates
|
Wang, J. H.; Fan, J. T.; 馮武雄; Wang, J. H.; Fan, J. T.; Feng, Wu-Shiung |
| 國立臺灣大學 |
1993-07 |
Charge-based current model for CMOS gates
|
Wang, J.H.; Fan, J.T.; Fen, W.S. |
| 國立臺灣大學 |
1993 |
BTS-Binary-Tree Timing Simulator with the Considerations of Internal Charges
|
Wang, J. H.; Fan, J. T.; 馮武雄; Wang, J. H.; Fan, J. T.; Feng, Wu-Shiung |
| 國立臺灣大學 |
1993 |
Accurate Current Model for CMOS Gates
|
Wang, J. H.; Fan, J. T.; 馮武雄; Wang, J. H.; Fan, J. T.; Feng, Wu-Shiung |
| 國立臺灣大學 |
1993 |
WBCS - An Accurate and Tableless Current Simulator for CMOS Gates
|
Fan, J. T.; Wang, J. H.; 馮武雄; Fan, J. T.; Wang, J. H.; Feng, Wu-Shiung |
| 國立臺灣大學 |
1992-12 |
Delay Calculation by Using Novel Logical Expression
|
Wang, J. H.; Chang, M.; 馮武雄; Wang, J. H.; Chang, M.; Feng, Wu-Shiung |
显示项目 436-445 / 452 (共46页) << < 37 38 39 40 41 42 43 44 45 46 > >> 每页显示[10|25|50]项目
|