English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  52555601    線上人數 :  792
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"wen chung shen"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 1-4 / 4 (共1頁)
1 
每頁顯示[10|25|50]項目

機構 日期 題名 作者
臺大學術典藏 2019-10-24T07:57:12Z A Two-Cycle Lock-In Time ADPLL Design Based on a Frequency Estimation Algorithm 吳安宇;AN-YEU(ANDY) WU;An-Yeu Wu;Wei Wang;Wen-Chung Shen;Chia-Tsun Wu; Chia-Tsun Wu; Wen-Chung Shen; Wei Wang; An-Yeu Wu; AN-YEU(ANDY) WU; 吳安宇
臺大學術典藏 2019-10-24T07:57:12Z A Two-Cycle Lock-In Time ADPLL Design Based on a Frequency Estimation Algorithm 吳安宇;AN-YEU(ANDY) WU;An-Yeu Wu;Wei Wang;Wen-Chung Shen;Chia-Tsun Wu; Chia-Tsun Wu; Wen-Chung Shen; Wei Wang; An-Yeu Wu; AN-YEU(ANDY) WU; 吳安宇
臺大學術典藏 2019-10-24T07:57:10Z New Ping-Pong Scheduling for Low-Latency EMD Engine Design in Hilbert-Huang Transform Wen-Chung Shen; Hsiao-I Jen; An-Yeu (Andy) Wu; AN-YEU(ANDY) WU; 吳安宇; 吳安宇;AN-YEU(ANDY) WU;An-Yeu (Andy) Wu;Hsiao-I Jen;Wen-Chung Shen
臺大學術典藏 2019-10-24T07:57:10Z New Ping-Pong Scheduling for Low-Latency EMD Engine Design in Hilbert-Huang Transform Wen-Chung Shen; Hsiao-I Jen; An-Yeu (Andy) Wu; AN-YEU(ANDY) WU; 吳安宇; 吳安宇;AN-YEU(ANDY) WU;An-Yeu (Andy) Wu;Hsiao-I Jen;Wen-Chung Shen

顯示項目 1-4 / 4 (共1頁)
1 
每頁顯示[10|25|50]項目