English  |  正體中文  |  简体中文  |  Total items :0  
Visitors :  51795099    Online Users :  991
Project Commissioned by the Ministry of Education
Project Executed by National Taiwan University Library
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
关于TAIR

浏览

消息

著作权

相关连结

"wu jieh tsorng"的相关文件

回到依作者浏览
依题名排序 依日期排序

显示项目 66-96 / 96 (共2页)
<< < 1 2 
每页显示[10|25|50]项目

机构 日期 题名 作者
國立交通大學 2014-12-13T10:28:32Z 助聽器晶片及系統---總計畫(I) 吳介琮; WU JIEH-TSORNG
國立交通大學 2014-12-12T03:03:42Z 用於管線式類比數位轉換器之數位背景校正技術 范振麟; Fan, Jen-Lin; 吳介琮; Wu, Jieh-Tsorng
國立交通大學 2014-12-12T02:46:40Z 應用於類比數位轉換器之時脈抖動量測與補償技術 范啟威; Fan, Chi-Wei; 吳介琮; Wu, Jieh-Tsorng
國立交通大學 2014-12-12T02:34:43Z 應用於離散時間三角積分調變器之校正技術 吳書豪; Wu, Su-Hao; 吳介琮; Wu, Jieh-Tsorng
國立交通大學 2014-12-12T02:33:48Z 具數位校正技術之低功率管線式類比數位轉換器設計 方炳楠; Fang, Bing-Nan; 吳介琮; Wu, Jieh-Tsorng
國立交通大學 2014-12-12T02:20:51Z 1.25 Gbps CMOS 數位發射機 陳家源; Chan Ka-Un; 吳介琮; Wu Jieh-Tsorng
國立交通大學 2014-12-12T02:18:07Z 一個2伏特1GHz之CMOS相鎖迴路 陳慕蓉; Chen, Mu-Jung; 吳介琮; Wu, Jieh-Tsorng
國立交通大學 2014-12-12T01:55:33Z 低功率管線式類比數位轉換器 翟芸; Chai, Yun; 吳介琮; Wu, Jieh-Tsorng
國立交通大學 2014-12-12T01:46:42Z 用於8Gbps串列收發機之低功耗技術 楊逸弘; Yang, Yi-Hung; 陳巍仁; 吳介琮; Chen, Wei-Zen; Wu, Jieh-Tsorng
國立交通大學 2014-12-12T01:46:42Z 一個0.6V,0.66mW之以光耦合方式傳輸能源與訊號的耳膜致動裝置音頻驅動器 簡仲廷; Jian, Jhong-Ting; 陳巍仁; 吳介琮; Chen, Wei-Zen; Wu, Jieh-Tsorng
國立交通大學 2014-12-12T01:38:14Z 數位校正式比較器及其在快閃型類比數位轉換器上的應用 黃鈞正; Huang, Chun-Cheng; 吳介琮; Wu, Jieh-Tsorng
國立交通大學 2014-12-12T01:22:02Z 低功率類比數位轉換器之設計技術 鍾勇輝; Chung, Yung-Hui; 吳介琮; Wu, Jieh-Tsorng
國立交通大學 2014-12-12T01:21:39Z 高速電流引導式數位類比轉換器 曾偉信; Tseng, Wei-Hsin; 吳介琮; Wu, Jieh-Tsorng
國立交通大學 2014-12-12T01:21:26Z 低功率低電壓雙路管線式類比數位轉換器 翟芸; Chai, Angelia Yolanda; 吳介琮; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:39:30Z A CMOS 6-Bit 16-GS/s Time-Interleaved ADC with Digital Background Calibration Huang, Chun-Cheng; Wang, Chung-Yi; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:35:45Z A 1-V 100-dB Dynamic Range 24.4-kHz Bandwidth Delta-Sigma Modulator Chang, Chia-Ling; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:33:11Z Background Calibration of Integrator Leakage in Discrete-Time Delta-Sigma Modulators Wu, Su-Hao; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:31:53Z A 81-dB Dynamic Range 16-MHz Bandwidth Delta Sigma Modulator Using Background Calibration Wu, Su-Hao; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:30:05Z A 10-Bit 200-MS/s Digitally-Calibrated Pipelined ADC Using Switching Opamps Fang, Bing-Nan; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:29:24Z A 10-Bit 300-MS/s Pipelined ADC With Digital Calibration and Digital Bias Generation Fang, Bing-Nan; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:28:51Z A CMOS 5.37-mW 10-Bit 200-MS/s Dual-Path Pipelined ADC Chai, Yun; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:24:43Z A CMOS 15-bit 125-MS/s time-interleaved ADC with digital background. calibration Lee, Zwei-Mei; Wang, Cheng-Yeh; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:21:05Z A CMOS 6-mW 10-bit 100-MS/s Two-Step ADC Chung, Yung-Hui; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:21:00Z A 12-Bit 1.25-GS/s DAC in 90 nm CMOS With > 70 dB SFDR up to 500 MHz Tseng, Wei-Hsin; Fan, Chi-Wei; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:20:30Z ADC Clock Jitter Measurement and Correction Using a Stochastic TDC Fan, Chi-Wei; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:13:52Z A robust and fast digital background calibration technique for pipelined ADCs Fan, Jen-Lin; Wang, Chung-Yi; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:11:50Z A CMOS 6-Bit 16-GS/s Time-Interleaved ADC Using Digital Background Calibration Techniques Huang, Chun-Cheng; Wang, Chung-Yi; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:09:21Z A Multiphase Timing-Skew Calibration Technique Using Zero-Crossing Detection Wang, Chung-Yi; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:08:20Z Jitter Measurement and Compensation for Analog-to-Digital Converters Fan, Chi-Wei; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:07:13Z A CMOS 6-mW 10-bit 100-MS/s Two-Step ADC Chung, Yung-Hui; Wu, Jieh-Tsorng
國立交通大學 2014-12-08T15:05:23Z A CMOS 15-bit 125-MS/s time-interleaved ADC with digital background calibration Lee, Zwei-Mei; Wang, Cheng-Yeh; Wu, Jieh-Tsorng

显示项目 66-96 / 96 (共2页)
<< < 1 2 
每页显示[10|25|50]项目