|
English
|
正體中文
|
简体中文
|
總筆數 :0
|
|
造訪人次 :
51772524
線上人數 :
959
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"wu jieh tsorng"的相關文件
顯示項目 91-96 / 96 (共4頁) << < 1 2 3 4 每頁顯示[10|25|50]項目
| 國立交通大學 |
2014-12-08T15:13:52Z |
A robust and fast digital background calibration technique for pipelined ADCs
|
Fan, Jen-Lin; Wang, Chung-Yi; Wu, Jieh-Tsorng |
| 國立交通大學 |
2014-12-08T15:11:50Z |
A CMOS 6-Bit 16-GS/s Time-Interleaved ADC Using Digital Background Calibration Techniques
|
Huang, Chun-Cheng; Wang, Chung-Yi; Wu, Jieh-Tsorng |
| 國立交通大學 |
2014-12-08T15:09:21Z |
A Multiphase Timing-Skew Calibration Technique Using Zero-Crossing Detection
|
Wang, Chung-Yi; Wu, Jieh-Tsorng |
| 國立交通大學 |
2014-12-08T15:08:20Z |
Jitter Measurement and Compensation for Analog-to-Digital Converters
|
Fan, Chi-Wei; Wu, Jieh-Tsorng |
| 國立交通大學 |
2014-12-08T15:07:13Z |
A CMOS 6-mW 10-bit 100-MS/s Two-Step ADC
|
Chung, Yung-Hui; Wu, Jieh-Tsorng |
| 國立交通大學 |
2014-12-08T15:05:23Z |
A CMOS 15-bit 125-MS/s time-interleaved ADC with digital background calibration
|
Lee, Zwei-Mei; Wang, Cheng-Yeh; Wu, Jieh-Tsorng |
顯示項目 91-96 / 96 (共4頁) << < 1 2 3 4 每頁顯示[10|25|50]項目
|