|
English
|
正體中文
|
简体中文
|
總筆數 :0
|
|
造訪人次 :
51752846
線上人數 :
1039
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"wu jt"的相關文件
顯示項目 11-20 / 33 (共4頁) << < 1 2 3 4 > >> 每頁顯示[10|25|50]項目
| 國立交通大學 |
2014-12-08T15:26:36Z |
A 33-mW 12-bit 100-MHz sample-and-hold amplifier
|
Hsu, CC; Wu, JT |
| 國立交通大學 |
2014-12-08T15:26:15Z |
Digital background calibration technique for pipelined analog-to-digital converters
|
Liu, HC; Lee, ZM; Wu, JT |
| 國立交通大學 |
2014-12-08T15:26:08Z |
A 125MHz 8b digital-to-phase converter
|
Chou, JM; Hsieh, YT; Wu, JT |
| 國立交通大學 |
2014-12-08T15:25:57Z |
Multi-level memory systems using error control codes
|
Chang, HC; Lin, CC; Hsiao, TY; Wu, JT; Wang, TH |
| 國立交通大學 |
2014-12-08T15:25:56Z |
A statistical background calibration technique for flash analog-to-digital converters
|
Huang, CC; Wu, JT |
| 國立交通大學 |
2014-12-08T15:25:47Z |
A 15b 20MS/s CMOS pipelined ADC with digital background calibration
|
Liu, HC; Lee, ZM; Wu, JT |
| 國立交通大學 |
2014-12-08T15:25:23Z |
A robust background calibration technique for switched-capacitor pipelined ADCs
|
Fan, JL; Wu, JT |
| 國立交通大學 |
2014-12-08T15:19:12Z |
A 15-b 40-MS/s CMOS pipelined analog-to-digital converter with digital background calibration
|
Liu, HC; Lee, ZM; Wu, JT |
| 國立交通大學 |
2014-12-08T15:18:29Z |
A background comparator calibration technique for flash analog-to-digital converters
|
Huang, CC; Wu, JT |
| 國立交通大學 |
2014-12-08T15:18:11Z |
A 15-bit 40-MS/s CMOS pipelined analog-to-digital converter with digital background calibration (vol 40, pg 1047, 2005)
|
Liu, HC; Lee, ZM; Wu, JT |
顯示項目 11-20 / 33 (共4頁) << < 1 2 3 4 > >> 每頁顯示[10|25|50]項目
|