|
English
|
正體中文
|
简体中文
|
總筆數 :2823024
|
|
造訪人次 :
30273105
線上人數 :
1137
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"yang hao i"的相關文件
顯示項目 36-39 / 39 (共2頁) << < 1 2 每頁顯示[10|25|50]項目
國立交通大學 |
2014-12-08T15:21:19Z |
A High-Performance Low V(MIN) 55nm 512Kb Disturb-Free 8T SRAM with Adaptive VVSS Control
|
Yang, Hao-I; Yang, Shih-Chi; Hsia, Mao-Chih; Lin, Yung-Wei; Lin, Yi-Wei; Chen, Chien-Hen; Chang, Chi-Shin; Lin, Geng-Cing; Chen, Yin-Nien; Chuang, Ching-Te; Hwang, Wei; Jou, Shyh-Jye; Lien, Nan-Chun; Li, Hung-Yu; Lee, Kuen-Di; Shih, Wei-Chiang; Wu, Ya-Ping; Lee, Wen-Ta; Hsu, Chih-Chiang |
國立交通大學 |
2014-12-08T15:20:11Z |
Impacts of NBTI on SRAM Array with Power Gating Structure
|
Yang, Hao-I; Chuang, Ching-Te; Hwang, Wei |
國立交通大學 |
2014-12-08T15:02:14Z |
A controllable low-power dual-port embedded SRAM for DSP processor
|
Yang, Hao-I; Chang, Ming-Hung; Lin, Tay-Jyi; Ou, Shih-Hao; Deng, Siang-Sen; Liu, Chih-Wei; Hwang, Wei |
國立成功大學 |
2005-06-29 |
動態可重新架構化之超純量處理器設計
|
楊皓義; Yang, Hao-I |
顯示項目 36-39 / 39 (共2頁) << < 1 2 每頁顯示[10|25|50]項目
|