English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  52888947    線上人數 :  798
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"yu lung lo"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 21-30 / 64 (共7頁)
<< < 1 2 3 4 5 6 7 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立高雄師範大學 2011-12 Temperature Insensitive Current Reference for the 6.27 MHz Oscillator Ching-Tsan Cheng;Zheng-Yi Huang;Wei-Bin Yang;Yu-Lung Lo; 羅有龍
國立高雄師範大學 2011-08 以延遲鎖定迴路為基礎之低功率小面積全數位可程式化時脈產生器研製 羅有龍; Yu-Lung Lo
國立高雄師範大學 2011-06 The High-Performance and Low-Power CMOS Output Driver Design Ching-Tsan Chen;Chi-Hsiung Wang;Pei-Hsuan Liao;Wei-Bin Yang;Yu-Lung Lo; 羅有龍
國立高雄師範大學 2011-03 A 0.5-V 0.4–2.24-GHz Inductorless Phase-Locked Loop in a System-on-Chip Kuo-Hsing Chen;Yu-Chang Tsai;Yu-Lung Lo;Jing-Shiuan Huang; 羅有龍
國立高雄師範大學 2010-12 Dynamic Frequency Tracking and Phase Error Compensation Clock De-skew Buffer Kuo-Hsing Cheng;Kai-Wei Hong;Yu-Lung Lo;Chen-Lung Wu;Chien-Hsien Lee; 羅有龍
國立高雄師範大學 2010-11 A New Dynamic Fast-Settling Low Dropout Regulator with Programmable Output Voltage Hsiang-Hsiung Chang;Jsung-Mo Shen;Wei-Bin Yang;Yu-Lung Lo; 羅有龍
國立高雄師範大學 2010-10 具多重相位輸出之寬頻全數位延遲鎖定迴路研製 羅有龍; Yu-Lung Lo
朝陽科技大學 2010-07 Content-Based Music Classification 羅有隆; Yu-lung Lo ;Yi-Chang Lin
國立高雄師範大學 2010-03 A Pseudo Fractional-N Clock Generator with 50% Duty Cycle Output Wei-Bin Yang;Yu-Lung Lo;Ting-Sheng Chao; 羅有龍
國立高雄師範大學 2009-12 A Pseudo Fractional-N and Multiplier Clock Generator with 50% Duty Cycle Output Using Low Power Phase Combination Controller Wan-Lun Gao;Yang Wei-Bin;Yu-Lung Lo; 羅有龍

顯示項目 21-30 / 64 (共7頁)
<< < 1 2 3 4 5 6 7 > >>
每頁顯示[10|25|50]項目