English  |  正體中文  |  简体中文  |  總筆數 :2853537  
造訪人次 :  45244887    線上人數 :  749
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

跳至:
或輸入年份:
從最近的開始 由舊到新排序

顯示項目 1992396-1992405 / 2346460 (共234646頁)
<< < 199235 199236 199237 199238 199239 199240 199241 199242 199243 199244 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
臺大學術典藏 2018-09-10T07:42:01Z A 10Gb/s inductorless quarter-rate clock and data recovery circuit in 0.13um CMOS Hong-Lin Chu, Chang-Lin Hsieh;Shen-Iuan Liu; Hong-Lin Chu, Chang-Lin Hsieh; Shen-Iuan Liu; SHEN-IUAN LIU
臺大學術典藏 2018-09-10T07:42:01Z A CBSC second-order sigma-delta modulator in 3μm LTPS-TFT technology Wei-Ming Lin;Chan-Fei Lin;Shen-Iuan Liu; Wei-Ming Lin; Chan-Fei Lin; Shen-Iuan Liu; SHEN-IUAN LIU
臺大學術典藏 2018-09-10T07:42:01Z A delay-locked loop with digital background calibration Wei-Ming Lin;Kuang-Fu Teng;Shen-Iuan Liu; Wei-Ming Lin; Kuang-Fu Teng; Shen-Iuan Liu; SHEN-IUAN LIU
臺大學術典藏 2018-09-10T07:42:01Z Loop latency reduction technique for all-digital clock and data recovery circuits I-Fong Chen;Rong-Jyi Yang;Shen-Iuan Liu; I-Fong Chen; Rong-Jyi Yang; Shen-Iuan Liu; SHEN-IUAN LIU
臺大學術典藏 2018-09-10T07:42:02Z 類比排序與中值電路 �B�`�W; ���|��; SHEN-IUAN LIU
臺大學術典藏 2018-09-10T07:42:02Z 信號處理裝置 陳伯奇; 劉深淵; 曹恆偉; 吳靜雄; SHEN-IUAN LIU
臺大學術典藏 2018-09-10T07:42:02Z Divide by 4/5 counter 楊清淵; 劉深淵; SHEN-IUAN LIU
臺大學術典藏 2018-09-10T07:42:02Z 除4/5電路 ���M�W; �B�`�W; SHEN-IUAN LIU
臺大學術典藏 2018-09-10T07:42:02Z Direct Digital Frequency Synthesizer 游宗榜; 劉深淵; 曹恆偉; SHEN-IUAN LIU
臺大學術典藏 2018-09-10T07:42:02Z Joint Blind Multipath Diversity Combining and PN Code Timing Recovery for Direct-Sequence Spread-Spectrum Systems Jia-Chin Lin; Lin-shan Lee; LIN-SHAN LEE

顯示項目 1992396-1992405 / 2346460 (共234646頁)
<< < 199235 199236 199237 199238 199239 199240 199241 199242 199243 199244 > >>
每頁顯示[10|25|50]項目