English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  51929399    線上人數 :  1087
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"jen cw"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 91-100 / 106 (共11頁)
<< < 2 3 4 5 6 7 8 9 10 11 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立交通大學 2014-12-08T15:04:40Z A NEW ARRAY ARCHITECTURE FOR PRIME-LENGTH DISCRETE COSINE TRANSFORM GUO, JI; LIU, CM; JEN, CW
國立交通大學 2014-12-08T15:04:24Z ON THE DESIGN AUTOMATION OF THE MEMORY-BASED VLSI ARCHITECTURES FOR FIR FILTERS LEE, HR; JEN, CW; LIU, CM
國立交通大學 2014-12-08T15:04:22Z BINARY PARTITION ALGORITHMS AND VLSI ARCHITECTURES FOR MEDIAN AND RANK ORDER FILTERING LEE, CL; JEN, CW
國立交通大學 2014-12-08T15:03:57Z CMOS THRESHOLD GATE AND NETWORKS FOR ORDER STATISTIC FILTERING LEE, CL; JEN, CW
國立交通大學 2014-12-08T15:03:48Z EFFICIENT TIME-DOMAIN SYNTHESIS OF PIPELINED RECURSIVE FILTERS LAN, CP; JEN, CW
國立交通大學 2014-12-08T15:03:25Z A NOVEL CORDIC-BASED ARRAY ARCHITECTURE FOR THE MULTIDIMENSIONAL DISCRETE HARTLEY TRANSFORM GUO, JI; LIU, CM; JEN, CW
國立交通大學 2014-12-08T15:03:15Z A LOW-COST RASTER ENGINE FOR VIDEO GAME, MULTIMEDIA PC AND INTERACTIVE TV CHEN, CL; LIANG, BS; JEN, CW
國立交通大學 2014-12-08T15:03:14Z SCALABLE ARRAY ARCHITECTURE DESIGN FOR FULL SEARCH BLOCK MATCHING CHANG, SF; HWANG, JH; JEN, CW
國立交通大學 2014-12-08T15:03:08Z UNIFIED ARRAY ARCHITECTURE FOR DISCRETE COSINE TRANSFORM, SINE TRANSFORM AND THEIR INVERSES GUO, JI; CHEN, CS; JEN, CW
國立交通大學 2014-12-08T15:02:42Z VASS - A VLSI array system synthesizer Yeh, JW; Cheng, WJ; Jen, CW

顯示項目 91-100 / 106 (共11頁)
<< < 2 3 4 5 6 7 8 9 10 11 > >>
每頁顯示[10|25|50]項目