English  |  正體中文  |  简体中文  |  总笔数 :0  
造访人次 :  51410659    在线人数 :  926
教育部委托研究计画      计画执行:国立台湾大学图书馆
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
关于TAIR

浏览

消息

著作权

相关连结

"jiang iris hui ru"的相关文件

回到依作者浏览
依题名排序 依日期排序

显示项目 16-65 / 92 (共2页)
1 2 > >>
每页显示[10|25|50]项目

机构 日期 题名 作者
臺大學術典藏 2018-09-10T03:29:37Z Optimal reliable crosstalk-driven interconnect optimization Jiang, Iris Hui-Ru; Pan, Song-Ra; Chang, Yao-Wen; Jou, Jing-Yang; YAO-WEN CHANG
國立交通大學 2018-08-21T05:57:09Z FastPass: Fast Timing Path Search for Generalized Timing Exception Handling Lee, Pei-Yu; Jiang, Iris Hui-Ru; Chen, Tung-Chieh
國立交通大學 2018-08-21T05:57:00Z Power and Area Efficient Hold Time Fixing by Free Metal Segment Allocation Chiu, Wei-Lun; Jiang, Iris Hui-Ru; Lu, Chien-Pang; Chang, Yu-Tung
國立交通大學 2018-08-21T05:57:00Z iClaire: A Fast and General Layout Pattern Classification Algorithm Chang, Wei-Chun; Jiang, Iris Hui-Ru; Yu, Yen-Ting; Liu, Wei-Fang
國立交通大學 2018-08-21T05:56:59Z DATC RDF: Robust Design Flow Database Jung, Jinwook; Lee, Pei-Yu; Wu, Yan-Shiun; Darav, Nima Karimpour; Jiang, Iris Hui-Ru; Kravets, Victor N.; Behjat, Laleh; Li, Yih-Lang; Nam, Gi-Joon
國立交通大學 2018-08-21T05:56:49Z Fast Low Power Rule Checking for Multiple Power Domain Design Lu, Chien-Pang; Jiang, Iris Hui-Ru
國立交通大學 2018-08-21T05:56:32Z Simultaneous Functional and Timing ECO Chang, Hua-Yu; Jiang, Iris Hui-Ru; Chang, Yao-Wen
國立交通大學 2017-04-21T06:55:43Z Analytical Clustering Score with Application to Postplacement Register Clustering Xu, Chang; Luo, Guojie; Li, Peixin; Shi, Yiyu; Jiang, Iris Hui-Ru
國立交通大學 2017-04-21T06:50:17Z Multiple Patterning Layout Decomposition Considering Complex Coloring Rules Chang, Hua-Yu; Jiang, Iris Hui-Ru
國立交通大學 2017-04-21T06:50:17Z Multiple Patterning Layout Decomposition Considering Complex Coloring Rules Chang, Hua-Yu; Jiang, Iris Hui-Ru
國立交通大學 2017-04-21T06:50:13Z iTimerC: Common Path Pessimism Removal Using Effective Reduction Methods Yang, Yu-Ming; Chang, Yu-Wei; Jiang, Iris Hui-Ru
國立交通大學 2017-04-21T06:50:13Z Smart Grid Load Balancing Techniques via Simultaneous Switch/Tie-line/Wire Configurations Jiang, Iris Hui-Ru; Nam, Gi-Joon; Chang, Hua-Yu; Nassif, Sani R.; Hayes, Jerry
國立交通大學 2017-04-21T06:50:12Z The Overview of 2014 CAD Contest at ICCAD Special Session Paper: CAD Contest Jiang, Iris Hui-Ru; Viswanathan, Natarajan; Chen, Tai-Chen; Li, Jin-Fu
國立交通大學 2017-04-21T06:50:11Z DRC-Based Hotspot Detection Considering Edge Tolerance and Incomplete Specification Yu, Yen-Ting; Jiang, Iris Hui-Ru; Zhang, Yumin; Chiang, Charles
國立交通大學 2017-04-21T06:50:08Z OpenDesign Flow Database: The Infrastructure for VLSI Design and Design Automation Research Jung, Jinwook; Jiang, Iris Hui-Ru; Nam, Gi-Joon; Kravets, Victor N.; Behjat, Laleh; Li, Yih-Lang
國立交通大學 2017-04-21T06:50:08Z OWARU: Free Space-Aware Timing-Driven Incremental Placement Jung, Jinwook; Nam, Gi-Joon; Reddy, Lakshmi; Jiang, Iris Hui-Ru; Shin, Youngsoo
國立交通大學 2017-04-21T06:50:07Z Timing ECO Optimization via Bezier Curve Smoothing and Fixability Identification Chang, Hua-Yu; Jiang, Iris Hui-Ru; Chang, Yao-Wen
國立交通大學 2017-04-21T06:49:52Z Reliability, Adaptability and Flexibility in Timing: Buy a Life Insurance for Your Circuits Schlichtmann, Ulf; Hashimoto, Masanori; Jiang, Iris Hui-Ru; Li, Bing
國立交通大學 2017-04-21T06:49:29Z Resource-Aware Functional ECO Patch Generation Cheng, An-Che; Jiang, Iris Hui-Ru; Jou, Jing-Yang
國立交通大學 2017-04-21T06:49:13Z Criticality-Dependency-Aware Timing Characterization and Analysis Yang, Yu-Ming; Tam, King Ho; Jiang, Iris Hui-Ru
國立交通大學 2017-04-21T06:48:45Z Functional ECO Using Metal-Configurable Gate-Array Spare Cells Chang, Hua-Yu; Jiang, Iris Hui-Ru; Chang, Yao-Wen
國立交通大學 2017-04-21T06:48:38Z Analog Placement and Global Routing Considering Wiring Symmetry Yang, Yu-Ming; Jiang, Iris Hui-Ru
國立交通大學 2016-03-29T00:01:06Z 新興電子設計自動化之應用:一個智慧型配電網路最佳化平台 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2016-03-28T08:17:51Z 新興電子設計自動化之應用:一個智慧型配電網路最佳化平台 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2016-03-28T00:05:45Z GasStation: Power and Area Efficient Buffering for Multiple Power Domain Design Lu, Chien-Pang; Jiang, Iris Hui-Ru; Hsu, Chin-Hsiung
國立交通大學 2016-03-28T00:05:45Z iTimerC 2.0: Fast Incremental Timing and CPPR Analysis Lee, Pei-Yu; Jiang, Iris Hui-Ru; Li, Cheng-Ruei; Chiu, Wei-Lun; Yang, Yu-Ming
國立交通大學 2015-11-26T00:55:31Z 針對奈米積體電路之時序分析與最佳化 楊喻名; Yang, Yu-Ming; 江蕙如; Jiang, Iris Hui-Ru
國立交通大學 2015-07-21T11:21:09Z Efficient Coverage-Driven Stimulus Generation Using Simultaneous SAT Solving, with Application to SystemVerilog Cheng, An-Che; Yen, Chia-Chih (Jack); Val, Celina G.; Bayless, Sam; Hu, Alan J.; Jiang, Iris Hui-Ru; Jou, Jing-Yang
國立交通大學 2015-07-21T08:29:41Z Machine-Learning-Based Hotspot Detection Using Topological Classification and Critical Feature Extraction Yu, Yen-Ting; Lin, Geng-He; Jiang, Iris Hui-Ru; Chiang, Charles
國立交通大學 2014-12-16T06:15:20Z METHOD FOR ANALOG PLACEMENT AND GLOBAL ROUTING CONSIDERING WIRING SYMMETRY JIANG Iris Hui-Ru; YANG Yu-Ming
國立交通大學 2014-12-16T06:14:09Z Method for analog placement and global routing considering wiring symmetry Jiang Iris Hui-Ru; Yang Yu-Ming
國立交通大學 2014-12-13T10:51:51Z 單晶片系統驗證之核心技術開發---子計畫四:單晶片系統設計流程之實體驗證(III) 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-13T10:51:11Z 後次微米時代新興電子設計自動化技術之研究----子計畫二:整合性低耗電管理之技術開發(I) 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-13T10:48:43Z 後次微米時代新興電子設計自動化技術之研究---子計畫二:整合性低耗電管理之技術開發(II) 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-13T10:48:01Z 新興電子設計自動化之應用:一個智慧型配電網路最佳化平台 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-13T10:45:59Z 後次微米時代新興電子設計自動化技術之研究---子計畫二:整合性低耗電管理之技術開發(III) 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-13T10:43:39Z 以資料分析為導向之新型態電子設計自動化研究---子計畫四:多選擇策略之製程熱點偵測( I ) 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-13T10:43:00Z 平行運算電子設計自動化技術研究-子計畫四:設計變更平行最佳化( I ) 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-13T10:41:37Z 平行運算電子設計自動化技術研究-子計畫四:設計變更平行最佳化(2/3) 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-13T10:41:31Z 前瞻設計變更核心技術之開發 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-13T10:36:37Z 前瞻設計變更核心技術之開發 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-13T10:31:03Z 平行運算電子設計自動化技術研究---子計畫四:設計變更平行最佳化( III ) 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-13T10:30:52Z 單晶片系統驗證之核心技術開發-子計畫四:單晶片系統設計流程之實體驗證(I) 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-13T10:29:17Z 單晶片系統驗證之核心技術開發---子計畫四:單晶片系統設計流程之實體驗證(II) 江蕙如; Jiang Iris Hui-Ru
國立交通大學 2014-12-12T02:43:21Z 使用動態邊界與元件合併移除時序分析中共同路徑悲觀性之研究 張育維; Chang, Yu-Wei; 江蕙如; Jiang, Iris Hui-Ru
國立交通大學 2014-12-12T02:43:17Z 使用定位同步技術之非同步電路自動化流程設計 蔡廷南; Tsai, Ting-Nan; 江蕙如; Jiang, Iris Hui-Ru
國立交通大學 2014-12-12T02:32:19Z 基於多學習機器之製程熱點檢測 林耕禾; Lin, Geng-He; 江蕙如; Jiang, Iris Hui-Ru
國立交通大學 2014-12-12T01:37:47Z 適用於三維積體電路之線性規劃 梅宗菀; Mei, Tsung-Wan; 江蕙如; Jiang, Iris Hui-Ru
國立交通大學 2014-12-08T15:47:58Z Configurable Rectilinear Steiner Tree Construction for SoC and Nano Technologies Jiang, Iris Hui-Ru; Yu, Yen-Ting
國立交通大學 2014-12-08T15:47:56Z Power-State-Aware Buffered Tree Construction Jiang, Iris Hui-Ru; Wu, Ming-Hua

显示项目 16-65 / 92 (共2页)
1 2 > >>
每页显示[10|25|50]项目