|
English
|
正體中文
|
简体中文
|
总笔数 :0
|
|
造访人次 :
51412593
在线人数 :
856
教育部委托研究计画 计画执行:国立台湾大学图书馆
|
|
|
"jiang iris hui ru"的相关文件
显示项目 61-70 / 92 (共10页) << < 1 2 3 4 5 6 7 8 9 10 > >> 每页显示[10|25|50]项目
| 國立交通大學 |
2014-12-12T02:43:17Z |
使用定位同步技術之非同步電路自動化流程設計
|
蔡廷南; Tsai, Ting-Nan; 江蕙如; Jiang, Iris Hui-Ru |
| 國立交通大學 |
2014-12-12T02:32:19Z |
基於多學習機器之製程熱點檢測
|
林耕禾; Lin, Geng-He; 江蕙如; Jiang, Iris Hui-Ru |
| 國立交通大學 |
2014-12-12T01:37:47Z |
適用於三維積體電路之線性規劃
|
梅宗菀; Mei, Tsung-Wan; 江蕙如; Jiang, Iris Hui-Ru |
| 國立交通大學 |
2014-12-08T15:47:58Z |
Configurable Rectilinear Steiner Tree Construction for SoC and Nano Technologies
|
Jiang, Iris Hui-Ru; Yu, Yen-Ting |
| 國立交通大學 |
2014-12-08T15:47:56Z |
Power-State-Aware Buffered Tree Construction
|
Jiang, Iris Hui-Ru; Wu, Ming-Hua |
| 國立交通大學 |
2014-12-08T15:45:55Z |
UNIFICATION OF OBSTACLE-AVOIDING RECTILINEAR STEINER TREE CONSTRUCTION
|
Jiang, Iris Hui-Ru; Lin, Shung-Wei; Yu, Yen-Ting |
| 國立交通大學 |
2014-12-08T15:38:42Z |
Live Demo: ECOS 1.0: A Metal-Only ECO Synthesizer
|
Jiang, Iris Hui-Ru; Chang, Hua-Yu |
| 國立交通大學 |
2014-12-08T15:36:24Z |
PushPull: Short-Path Padding for Timing Error Resilient Circuits
|
Yang, Yu-Ming; Jiang, Iris Hui-Ru; Ho, Sung-Ting |
| 國立交通大學 |
2014-12-08T15:34:50Z |
The Overview of 2013 CAD Contest at ICCAD
|
Jiang, Iris Hui-Ru; Li, Zhuo; Wang, Hwei-Tseng; Viswanathan, Natarajan |
| 國立交通大學 |
2014-12-08T15:33:12Z |
Machine-Learning-Based Hotspot Detection Using Topological Classification and Critical Feature Extraction
|
Yu, Yen-Ting; Lin, Geng-He; Jiang, Iris Hui-Ru; Chiang, Charles |
显示项目 61-70 / 92 (共10页) << < 1 2 3 4 5 6 7 8 9 10 > >> 每页显示[10|25|50]项目
|