English  |  正體中文  |  简体中文  |  总笔数 :0  
造访人次 :  51208796    在线人数 :  580
教育部委托研究计画      计画执行:国立台湾大学图书馆
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
关于TAIR

浏览

消息

著作权

相关连结

"jou jing yang"的相关文件

回到依作者浏览
依题名排序 依日期排序

显示项目 11-35 / 110 (共5页)
1 2 3 4 5 > >>
每页显示[10|25|50]项目

机构 日期 题名 作者
國立交通大學 2015-11-26T01:02:48Z 使用有效的電路刺激產生法與邏輯修正以加速產品上市時間之研究 鄭安哲; Cheng, An-Che; 江蕙如; 周景揚; Jiang, Hui-Ru; Jou, Jing-Yang
國立交通大學 2015-11-26T00:57:11Z 在多核心智慧型裝置上結合雲端運算及機器學習演算法所實現的電源管理策略 潘畊宇; Pan, Gung-Yu; 周景揚; 賴伯承; Jou, Jing-Yang; Lai, Bo-Cheng
國立交通大學 2015-07-21T11:21:09Z Reducing Contention in Shared Last-Level Cache for Throughput Processors Kuo, Hsien-Kai; Lai, Bo-Cheng Charles; Jou, Jing-Yang
國立交通大學 2015-07-21T11:21:09Z Efficient Coverage-Driven Stimulus Generation Using Simultaneous SAT Solving, with Application to SystemVerilog Cheng, An-Che; Yen, Chia-Chih (Jack); Val, Celina G.; Bayless, Sam; Hu, Alan J.; Jiang, Iris Hui-Ru; Jou, Jing-Yang
國立交通大學 2015-07-21T08:30:53Z A Read-Write Aware DRAM Scheduling for Power Reduction in Multi-Core Systems Lai, Chih-Yen; Pan, Gung-Yu; Kuo, Hsien-Kai; Jou, Jing-Yang
國立交通大學 2015-07-21T08:29:25Z A Cache Hierarchy Aware Thread Mapping Methodology for GPGPUs Lai, Bo-Cheng Charles; Kuo, Hsien-Kai; Jou, Jing-Yang
國立交通大學 2014-12-16T06:15:56Z Fine-grained bandwidth control arbiter and the method thereof Huang, Juinn-Dar; Lin, Bu-Ching; Lee, Geeng-Wei; Jou, Jing-Yang
國立交通大學 2014-12-16T06:15:24Z DELAY OPTIMAL COMPRESSOR TREE SYNTHESIS FOR LUT-BASED FPGAS HUANG Juinn-Dar; Lu Jhih-Hong; Lin Bu-Ching; Jou Jing-Yang
國立交通大學 2014-12-13T10:51:53Z 單晶片系統驗證之核心技術開發---子計畫二:針對單晶片系統界面協定之驗證(III) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:51:11Z 後次微米時代新興電子設計自動化技術之研究---子計畫三:角落錯誤之矽除錯(I) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:51:09Z 多媒體系統晶片設計技術研究---子計畫五:系統晶片上系統驗證之研究 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:51:03Z 後次微米時代新興電子設計自動化技術之研究---總計畫(I) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:51:03Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---子計畫三:針對通訊數位訊號處理器之電子系統層級驗証與合成環境(I) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:51:01Z 單晶片系統之電腦輔助設計研究(II) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:50:03Z 多媒體系統晶片設計技術之究---子計畫V:系統晶片上系統驗證之研究(II) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:49:43Z 後次微米時代新興電子設計自動化技術之研究---總計畫(II) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:48:43Z 後次微米時代新興電子設計自動化技術之研究---子計畫三:角落錯誤之矽除錯(II) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:48:36Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---子計畫三:針對通訊數位訊號處理器之電子系統層級驗証與合成環境(II) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:46:03Z 後次微米時代新興電子設計自動化技術之研究---子計畫三:角落錯誤之矽除錯(III) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:45:00Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---子計畫三:針對通訊數位訊號處理器之電子系統層級驗証與合成環境(III) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:43:32Z 後次微米時代新興電子設計自動化技術之研究---總計畫(III) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:41:26Z 在多核心架構上考慮效能與功耗問題的系統設計方法 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:41:05Z 出席1999年國際工程教育會議 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:39:29Z 單晶片系統之電腦輔助設計研究(III) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:39:15Z 超大型積體電路測試與可測性設計課程發展---子計畫(I):總論、組合測試、序向測試、設計通例 周景揚; JOU JING-YANG

显示项目 11-35 / 110 (共5页)
1 2 3 4 5 > >>
每页显示[10|25|50]项目