|
English
|
正體中文
|
简体中文
|
總筆數 :0
|
|
造訪人次 :
51034501
線上人數 :
1071
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"jou jing yang"的相關文件
顯示項目 11-20 / 110 (共11頁) << < 1 2 3 4 5 6 7 8 9 10 > >> 每頁顯示[10|25|50]項目
| 國立交通大學 |
2015-11-26T01:02:48Z |
使用有效的電路刺激產生法與邏輯修正以加速產品上市時間之研究
|
鄭安哲; Cheng, An-Che; 江蕙如; 周景揚; Jiang, Hui-Ru; Jou, Jing-Yang |
| 國立交通大學 |
2015-11-26T00:57:11Z |
在多核心智慧型裝置上結合雲端運算及機器學習演算法所實現的電源管理策略
|
潘畊宇; Pan, Gung-Yu; 周景揚; 賴伯承; Jou, Jing-Yang; Lai, Bo-Cheng |
| 國立交通大學 |
2015-07-21T11:21:09Z |
Reducing Contention in Shared Last-Level Cache for Throughput Processors
|
Kuo, Hsien-Kai; Lai, Bo-Cheng Charles; Jou, Jing-Yang |
| 國立交通大學 |
2015-07-21T11:21:09Z |
Efficient Coverage-Driven Stimulus Generation Using Simultaneous SAT Solving, with Application to SystemVerilog
|
Cheng, An-Che; Yen, Chia-Chih (Jack); Val, Celina G.; Bayless, Sam; Hu, Alan J.; Jiang, Iris Hui-Ru; Jou, Jing-Yang |
| 國立交通大學 |
2015-07-21T08:30:53Z |
A Read-Write Aware DRAM Scheduling for Power Reduction in Multi-Core Systems
|
Lai, Chih-Yen; Pan, Gung-Yu; Kuo, Hsien-Kai; Jou, Jing-Yang |
| 國立交通大學 |
2015-07-21T08:29:25Z |
A Cache Hierarchy Aware Thread Mapping Methodology for GPGPUs
|
Lai, Bo-Cheng Charles; Kuo, Hsien-Kai; Jou, Jing-Yang |
| 國立交通大學 |
2014-12-16T06:15:56Z |
Fine-grained bandwidth control arbiter and the method thereof
|
Huang, Juinn-Dar; Lin, Bu-Ching; Lee, Geeng-Wei; Jou, Jing-Yang |
| 國立交通大學 |
2014-12-16T06:15:24Z |
DELAY OPTIMAL COMPRESSOR TREE SYNTHESIS FOR LUT-BASED FPGAS
|
HUANG Juinn-Dar; Lu Jhih-Hong; Lin Bu-Ching; Jou Jing-Yang |
| 國立交通大學 |
2014-12-13T10:51:53Z |
單晶片系統驗證之核心技術開發---子計畫二:針對單晶片系統界面協定之驗證(III)
|
周景揚; JOU JING-YANG |
| 國立交通大學 |
2014-12-13T10:51:11Z |
後次微米時代新興電子設計自動化技術之研究---子計畫三:角落錯誤之矽除錯(I)
|
周景揚; JOU JING-YANG |
顯示項目 11-20 / 110 (共11頁) << < 1 2 3 4 5 6 7 8 9 10 > >> 每頁顯示[10|25|50]項目
|