|
English
|
正體中文
|
简体中文
|
总笔数 :0
|
|
造访人次 :
51904294
在线人数 :
953
教育部委托研究计画 计画执行:国立台湾大学图书馆
|
|
|
"liu shen iuan"的相关文件
显示项目 96-105 / 185 (共19页) << < 5 6 7 8 9 10 11 12 13 14 > >> 每页显示[10|25|50]项目
| 國立臺灣大學 |
2004 |
Magnetic-to-digital converters using single-amplifier-based second-order delta-sigma modulators
|
Kuo, Chien-Hung; Chen, Shr-Lung; Liu, Shen-Iuan |
| 國立臺灣大學 |
2004 |
A low voltage-power 13-bit 16 MSPS CMOS pipelined ADC
|
Liu, Ming-Huang; Huang, Kuo-Chan; Ou, Wei-Yang; Su, Tsung-Yi; Liu, Shen-Iuan |
| 國立臺灣大學 |
2004 |
Low-voltage and low-power CMOS voltage-to-current converter
|
Liu, Weihsing; Liu, Shen-Iuan |
| 國立臺灣大學 |
2004 |
A 3.125-Gb/s Clock and Data Recovery Circuit for the 10-Gbase-LX4 Ethernet
|
Yang, Rong-Jyi; Chen, Shang-Ping; Liu, Shen-Iuan |
| 國立臺灣大學 |
2004 |
Low jitter and multirate clock and data recovery circuit using a MSADLL for chip-to-chip interconnection
|
Chang, Hsiang-Hui; Yang, Rong-Jyi; Liu, Shen-Iuan |
| 國立臺灣大學 |
2004 |
A 1-V 10.7-MHz fourth-order bandpass ΔΣ modulators using two switched op amps
|
Kuo, Chien-Hung; Liu, Shen-Iuan |
| 國立臺灣大學 |
2004 |
A 1.5 V 12-bit 16 MSPS CMOS Pipelined ADC with 68 dB
|
Liu, Ming-Huang; Ou, Wei-Yang; Su, Tsung-Yi; Huang, Kuo-Chan; Liu, Shen-Iuan |
| 淡江大學 |
2003-12 |
A Sub-1V Fourth-Order Bandpass Delta-Sigma Modulator
|
Chang, Hsiang-hui; Kuo, Chien-hung; Liu, Ming-huang; Liu, Shen-Iuan |
| 淡江大學 |
2003-08 |
A 1V, 11-Bits Double-Sampling Delta-Sigma Modulator
|
郭建宏; Kuo, Chien-hung; Kao, Tsung-kai; Liu, Shen-Iuan |
| 國立臺灣大學 |
2003-06 |
Selective metal parallel shunting inductor and its VCO application
|
Wu, Chia-Hsin; Kuo, Chun-Yi; Liu, Shen-Iuan |
显示项目 96-105 / 185 (共19页) << < 5 6 7 8 9 10 11 12 13 14 > >> 每页显示[10|25|50]项目
|