|
English
|
正體中文
|
简体中文
|
總筆數 :0
|
|
造訪人次 :
51902307
線上人數 :
1001
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"liu shen iuan"的相關文件
顯示項目 131-140 / 185 (共19頁) << < 9 10 11 12 13 14 15 16 17 18 > >> 每頁顯示[10|25|50]項目
| 國立臺灣大學 |
2002 |
Multi-bit delta-sigma modulator using a modified DWA algorithm
|
Kuo, Chien-Hung; Hsueh, Tzu-Chien; Liu, Shen-Iuan |
| 淡江大學 |
2001-10 |
CMOS oversampling Delta-Sigma magnetic-to-digital converters
|
Kuo, Chien-hung; Chen, Shr-lung; Ho, Lee-an; Liu, Shen-iuan |
| 淡江大學 |
2001-05 |
CMOS oversampling ΔΣ magnetic to digital converters
|
Ho, Lee-an; Chen, Shr-lung; Kuo, Chien-hung; Liu, Shen-iuan |
| 國立臺灣大學 |
2001-05 |
CMOS oversampling /spl delta//spl Sigma/ magnetic to digital converters
|
Ho, Lee-An; Chen, Shr-Lung; Kuo, Chien-Hung; Liu, Shen-Iuan |
| 國立臺灣大學 |
2001-05 |
A fast-lock mixed-mode DLL using a 2-b SAR algorithm
|
Dehng, Guang-Kaai; Lin, Jyh-Woei; Liu, Shen-Iuan |
| 國立臺灣大學 |
2001 |
An 8-bit 10 MS/s Folding and Interpolating ADC Using the Continuous-Time Auto-Zero Technique
|
Liu, Ming-Huang; Liu, Shen-Iuan |
| 國立臺灣大學 |
2001 |
Low-voltage analog tripler circuit
|
Chang, Cheng-Chieh; Liu, Shen-Iuan; Hwang, Yuh-Shyan |
| 國立臺灣大學 |
2001 |
A one-wire approach for skew compensating clock distribution based on bidirectional techniques
|
Yang, Ching-Yuan; Liu, Shen-Iuan |
| 國立臺灣大學 |
2001 |
Integrator and differentiator with time constant multiplicationusing current feedback amplifier
|
Lee, Jiin-Long; Liu, Shen-Iuan |
| 國立臺灣大學 |
2001 |
Low-voltage CMOS low-noise amplifier using planar-interleavedtransformer
|
Tang, Chih-Chun; Liu, Shen-Iuan |
顯示項目 131-140 / 185 (共19頁) << < 9 10 11 12 13 14 15 16 17 18 > >> 每頁顯示[10|25|50]項目
|