English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  51904299    線上人數 :  920
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"liu shen iuan"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 36-45 / 185 (共19頁)
<< < 1 2 3 4 5 6 7 8 9 10 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立臺灣大學 2008 An All-Digital Fast-Locking Programmable DLL-Based Clock Generator Liang, Chuan-Kang; Yang, Rong-Jyi; Liu, Shen-Iuan
國立臺灣大學 2008 A 0.18-μm CMOS 1.25-Gbps Automatic-Gain-Control Amplifier Wang, I-Hsin; Liu, Shen-Iuan
國立臺灣大學 2008 40 Gb/s Transimpedance-AGC Amplifier and CDR Circuit for Broadband Data Receivers in 90 nm CMOS Liao, Chih-Fan; Liu, Shen-Iuan
國立臺灣大學 2008 A Jitter-Tolerance-Enhanced CDR Using a GDCO-Based Phase Detector Liang, Che-Fu; Hwu, Sy-Chyuan; Liu, Shen-Iuan
國立臺灣大學 2008 A 50.8–53-GHz Clock Generator Using a Harmonic-Locked PD in 0.13-μm CMOS Lee, Chihun; Cho, Lan-Chou; Wu, Jia-Hao; Liu, Shen-Iuan
國立臺灣大學 2008 A 3–8 GHz Delay-Locked Loop With Cycle Jitter Calibration Chuang, Chi-Nan; Liu, Shen-Iuan
國立臺灣大學 2008 10-Gb/s Inductorless CDRs With Digital Frequency Calibration Liang, Che-Fu; Chu, Hong-Lin; Liu, Shen-Iuan
國立臺灣大學 2008 A delay-locked loop with statistical background calibration Kao, Shao-Ku; Liu, Shen-Iuan
國立臺灣大學 2008 A 40-Gb/s CMOS serial-link receiver with adaptive equalization and clock/data recovery Liao, Chih-Fan; Liu, Shen-Iuan
國立臺灣大學 2008 An infinite phase shift delay-locked loop with voltage-controlled sawtooth delay line Chen, Chao-Chyun; Liu, Shen-Iuan

顯示項目 36-45 / 185 (共19頁)
<< < 1 2 3 4 5 6 7 8 9 10 > >>
每頁顯示[10|25|50]項目