English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  51082610    線上人數 :  1166
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"ming dou ker"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 56-65 / 78 (共8頁)
<< < 1 2 3 4 5 6 7 8 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
義守大學 2010-06 Design of 2xVDD-Tolerant Power-Rail ESD Clamp Circuit With Consideration of Gate Leakage Current in 65-nm CMOS Technology Chang-Tzu Wang;Ming-Dou Ker
義守大學 2010-05 Circuit and Layout Co-Design for ESD Protection in Bipolar-CMOS-DMOS (BCD) High-Voltage Process Wen-Yi Chen;Ming-Dou Ker
義守大學 2010-02 New Layout Arrangement to Improve ESD Robustness of Large-Array High-Voltage nLDMOS Wen-Yi Chen;Ming-Dou Ker
義守大學 2010-01 Design of 2xVDD-tolerant mixed-voltage I/O buffer against gate-oxide reliability and hot-carrier degradation Hui-Wen Tsai;Ming-Dou Ker
義守大學 2009-09 New layout scheme to improve ESD robustness of I/O buffers in fully-silicided CMOS process Ming-Dou Ker ; Wen-Yi Chen ; Wuu-Trong Shieh ; I-Ju Wei
義守大學 2009-09 Design of Analog Output Buffer With Level Shifting Function on Glass Substrate for Panel Application Tzu-Ming Wang;Ming-Dou Ker;Sao-Chi Chen
義守大學 2009-08 Transient-Induced Latchup in CMOS Integrated Circuits 柯明道;Ming-Dou Ker; Sheng-Fu Hsu
義守大學 2009-08 Transient-to-Digital Converter for System-Level Electrostatic Discharge Protection in CMOS ICs Ming-Dou Ker;Cheng-Cheng Yen
義守大學 2009-08 Impact of Gate Leakage on Performances of Phase-Locked Loop Circuit in Nanoscale CMOS Technology Jung-Sheng Chen;Ming-Dou Ker
義守大學 2009-07 Optimization on MOS-Triggered SCR Structures for On-Chip ESD Protection Shih-Hung Chen;Ming-Dou Ker

顯示項目 56-65 / 78 (共8頁)
<< < 1 2 3 4 5 6 7 8 > >>
每頁顯示[10|25|50]項目