English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  51118856    線上人數 :  727
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"po hsieh lin"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 1-10 / 19 (共2頁)
1 2 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立中山大學 2009-11 A Non-Classical Self-Aligned _-Shaped Source/Drain Ultrathin SOI Transistor for Future Planar MOSFET Technology Jyi-Tsong Lin;Yi-Chuen Eng;Po-Hsieh Lin;Tzu-Feng Chang;Chih-Hung Sun;Chih-Hao Kuo
國立中山大學 2009-07 A Novel Self-Align Double Gate MOSFET with Source/Drain Tie Po-Hsieh Lin;Jyi-Tsong Lin;Yi-Chuen Eng
國立中山大學 2009-07 Improving Reliability and Diminishing Parasitic Capacitance Effects in a Vertical Transistor with Embedded Gate Jyi-Tsong Lin;Chih-Hao Kuo;Tai-Yi Lee;Yi-Chuen Eng;Tzu-Feng Chang;Po-Hsieh Lin;Hsuan-Hsu Chen
國立中山大學 2009-06 The impact of Junction Depth on Vertical Sidewall MOSFETs with Embedded Gate Chih-Hao Kuo;Jyi-Tsong Lin;Tai-Yi Lee;Yi-Chuen Eng;Tzu-Feng Chang;Po-Hsieh Lin;Hsuan-Hsu Chen;Chih-Hung Sun;Hsien-Nan Chiu
國立中山大學 2009-05 A Novel Double Gate MOSFET with Self-Align Process and Source/Drain Tie Jyi-Tsong Lin;Po-Hsieh Lin;Yi-Chuen Eng
國立中山大學 2009-05 Simulation Study of Novel FinFET Devices with connected body Jyi-Tsong Lin;Po-Hsieh Lin;Yi-Chuen Eng
國立中山大學 2009-05 Future of Planar Self-Aligned Block Oxide Based MOSFET Technology Jyi-Tsong Lin;Yi-Chuen Eng;Chih-Hao Kuo;Tzu-Feng Chang;Chih-Hung Sun;Po-Hsieh Lin;Hsien-Nan Chiu;Hsuan-Hsu Chen
國立中山大學 2009-05 A Novel Double Gate MOSFET with Self-align Process and Source/Drain Tie Po-Hsieh Lin;Jyi-Tsong Lin;Yi-Chuen Eng
國立中山大學 2009-04 A New Novel FinFET Device Po-Hsieh Lin;Jyi-Tsong Lin;Yi-Chuen Eng
國立中山大學 2009-03 Study of New Novel FinFET Device with Its Bodies been Connected Jyi-Tsong Lin;Po-Hsieh Lin;Yi-Chuen Eng

顯示項目 1-10 / 19 (共2頁)
1 2 > >>
每頁顯示[10|25|50]項目