English  |  正體中文  |  简体中文  |  总笔数 :2822808  
造访人次 :  29952424    在线人数 :  728
教育部委托研究计画      计画执行:国立台湾大学图书馆
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
关于TAIR

浏览

消息

著作权

相关连结

"tsai kun lin"的相关文件

回到依作者浏览
依题名排序 依日期排序

显示项目 11-19 / 19 (共1页)
1 
每页显示[10|25|50]项目

机构 日期 题名 作者
國立臺灣大學 2005-05 A low power scheduling method using dual V/sub dd/ and dual V/sub th/ Tsai, Kun-Lin; Chang, Szu-Wei; Lai, Feipei; Ruan, Shanq-Jang
國立臺灣大學 2005 量子點紅外線偵測器之成長與光電特性 蔡昆霖; Tsai, Kun-Lin
國立臺灣大學 2005 Bipartitioning and encoding in low-power pipelined circuits Ruan, Shanq-Jang; Tsai, Kun-Lin; Naroska, Edwin; Lai, Feipei
國立臺灣大學 2005 Low Power Dynamic Bus Encoding for Deep Sub-micron Design Tsai, Kun-Lin; Ruan, Shanq-Jang; Chen, Li-Wei; Lai Feipei; Naroska, Edwin
國立臺灣大學 2004 Circuit Partition and Reordering Technique for Low Power IP Tsai, Kun-Lin; Ruan, Shanq-Jang; Huang, Chun-Ming; Naroska, Edwin; Lai, Feipei
國立臺灣大學 2001-05 Synthesis of partition-codec architecture for low power and small area circuit design Ruan, Shanq-Jang; Lin, Jen-Chiun; Chen, Po-Hung; Tsai, Kun-Lin; Lai, Feipei
國立臺灣大學 2001-05 An entropy-based algorithm to reduce area overhead for bipartition-codec architecture Chen, Po-Hung; Ruan, Shanq-Jang; Wu, Kuen-Pin; Hu, Dai-Xun; Lai, Feipei; Tsai, Kun-Lin
國立臺灣大學 2001 A Bipartition-Codec Architecture to Reduce Power in Pipelined Circuits Ruan, Shanq-Jang; Shang, Rung-Ji; Lai, Feipei; Tsai, Kun-Lin
國立臺灣大學 2000-12 An effective output-oriented algorithm for low power multipartition architecture Ruan, Shanq-Jang; Lin, Jen-Chiun; Chen, Po-Hung; Lai, Feipei; Tsai, Kun-Lin; Yu, Chung-Wei

显示项目 11-19 / 19 (共1页)
1 
每页显示[10|25|50]项目