|
English
|
正體中文
|
简体中文
|
總筆數 :2851802
|
|
造訪人次 :
44731521
線上人數 :
1301
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"dung lr"的相關文件
顯示項目 1-10 / 20 (共2頁) 1 2 > >> 每頁顯示[10|25|50]項目
| 國立交通大學 |
2019-04-02T06:04:41Z |
A maskable memory architecture for rank-order filtering
|
Lin, MC; Dung, LR |
| 國立交通大學 |
2014-12-08T15:43:41Z |
A reconfigurable architecture for DSP system-on-chip
|
Dung, LR; Lee, YL; Wu, CM |
| 國立交通大學 |
2014-12-08T15:43:06Z |
EFBLA: A two-phase matching algorithm for fast motion estimation
|
Cheng, HW; Dung, LR |
| 國立交通大學 |
2014-12-08T15:39:41Z |
A vario-power ME architecture using content-based subsample algorithm
|
Cheng, HW; Dung, LR |
| 國立交通大學 |
2014-12-08T15:39:18Z |
A maskable memory architecture for rank-order filtering
|
Dung, LR; Lin, MC |
| 國立交通大學 |
2014-12-08T15:39:10Z |
EFBLA: a two-phase matching algorithm for fast motion estimation
|
Cheng, HW; Dung, LR |
| 國立交通大學 |
2014-12-08T15:39:09Z |
Resonator-based multi-stage Sigma Delta modulator for wideband applications with improved dynamic range
|
Chang, TH; Dung, LR |
| 國立交通大學 |
2014-12-08T15:37:16Z |
An IP synthesizer for limited-resource DWT processor
|
Dung, LR |
| 國立交通大學 |
2014-12-08T15:37:11Z |
On multiple-voltage high-level synthesis using algorithmic transformations
|
Dung, LR; Yang, HC |
| 國立交通大學 |
2014-12-08T15:35:17Z |
Dynamic range improvement of multistage multibit Sigma Delta modulator for low oversampling ratios
|
Chang, TH; Dung, LR |
顯示項目 1-10 / 20 (共2頁) 1 2 > >> 每頁顯示[10|25|50]項目
|