|
English
|
正體中文
|
简体中文
|
總筆數 :0
|
|
造訪人次 :
52822951
線上人數 :
711
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"kuo j b"的相關文件
顯示項目 61-70 / 128 (共13頁) << < 2 3 4 5 6 7 8 9 10 11 > >> 每頁顯示[10|25|50]項目
| 國立臺灣大學 |
1996-09 |
Analytical current conduction model for accumulation-mode SOI PMOS devices
|
Su, K.W.; Kuo, J.B. |
| 國立臺灣大學 |
1996 |
A velocity-overshoot capacitance model for 0.1 μm MOS transistors
|
Kuo, J. B.; Chang, Y. W.; Lai, C. S. |
| 國立臺灣大學 |
1995-10 |
SiC vs. Si: two-dimensional analysis of quasi-saturation behavior of DMOS devices operating at elevated temperatures
|
Chang, Y.W.; Kuo, J.B. |
| 國立臺灣大學 |
1995-10 |
An analytical delayed-turn-off model for 6H-SiC buried-channel NMOS devices considering incomplete ionization
|
Su, K.W.; Kuo, J.B. |
| 國立臺灣大學 |
1995-10 |
Accumulation-type vs. inversion-type: narrow channel effect in VLSI mesa-isolated fully-depleted ultra-thin SOI PMOS devices
|
Su, K.W.; Kuo, J.B. |
| 國立臺灣大學 |
1995-09 |
A high-speed 1.5 V clocked BiCMOS latch for BiCMOS dynamic pipelined digital logic VLSI systems
|
Kuo, J.B.; Lou, J.H.; Su, K.W. |
| 臺大學術典藏 |
1995-09 |
A high-speed 1.5 V clocked BiCMOS latch for BiCMOS dynamic pipelined digital logic VLSI systems
|
Kuo, J.B.; Lou, J.H.; Su, K.W.; Kuo, J.B.; Lou, J.H.; Su, K.W.; KuoJB |
| 國立臺灣大學 |
1995-05 |
A closed-form physical back-gate-bias dependent quasi-saturation model for SOI lateral DMOS devices with self-heating for circuit simulation
|
Liu, C.M.; Shone, F.C.; Kuo, J.B. |
| 國立臺灣大學 |
1994-12 |
A 1.5 V 10 MHz BiCMOS quasi-digital vector modulator for wireless communication IC
|
Su, K.W.; Chen, Y.G.; Lai, C.S.; Kuo, J.B.; Wu, J.S.; Tso, H.W. |
| 國立臺灣大學 |
1994-10 |
Back gate bias dependent quasi-saturation in a high-voltage SOI MOSFET: 2D analysis and closed-form analytical model
|
Liu, C.M.; Kuo, J.B. |
顯示項目 61-70 / 128 (共13頁) << < 2 3 4 5 6 7 8 9 10 11 > >> 每頁顯示[10|25|50]項目
|