|
English
|
正體中文
|
简体中文
|
总笔数 :0
|
|
造访人次 :
52878908
在线人数 :
684
教育部委托研究计画 计画执行:国立台湾大学图书馆
|
|
|
"lai feipei"的相关文件
显示项目 231-240 / 253 (共26页) << < 17 18 19 20 21 22 23 24 25 26 > >> 每页显示[10|25|50]项目
| 國立臺灣大學 |
1994-05 |
The complementary relationship of interprocedural register allocation and inlining
|
Lai, Feipei; Chao, Yung-Kuang |
| 國立彰化師範大學 |
1994-03 |
A Superscalar Micro-architecture Supporting Aggressive Instruction Scheduling
|
Chang, Meng-chou; Lai, Feipei |
| 國立臺灣大學 |
1994-01 |
A pipeline bubbles reduction technique for the Monsoon dataflow architecture
|
Lai, Feipei; Tsai, Fong-Chou |
| 國立臺灣大學 |
1993-10 |
Arden - Architecture Development Environment
|
Lai, Feipei; Hwang, Shu-Lin; Chen, Tzer-Shyong; Hsieh, Chia-Rung |
| 國立彰化師範大學 |
1992-12 |
Exploiting Instruction-Level Parallelism with the Conjugate Register File Scheme
|
Chang, Meng-chou; Lai, Feipei; Shang, Rung-ji |
| 淡江大學 |
1992-11-11 |
Estimating register cost using spots
|
Lai, Feipei; Yeh, Chia-cheng; 李鴻璋; Lee, Hung-chang |
| 國立臺灣大學 |
1992-11 |
Estimating register cost using spots
|
Lai, Feipei; Yeh, Chia-Cheng; Lee, Hung-Chang |
| 淡江大學 |
1992-09-01 |
Register allocation via dynamically updated information
|
賴飛羆; Lai, Feipei; 葉家誠; Yeh, Chia-cheng; 李鴻璋; Lee, Hung-chang |
| 淡江大學 |
1992-09-01 |
動態資訊式暫存器配置法
|
賴飛羆; Lai, Feipei; 葉家誠; Yeh, Chia-cheng; 李鴻璋; Lee, Hung-chang |
| 國立彰化師範大學 |
1992-05 |
Enhancing Boosting with Semantic Register in a Superscalar Processor
|
Lai, Feipei; Chang, Meng-chou |
显示项目 231-240 / 253 (共26页) << < 17 18 19 20 21 22 23 24 25 26 > >> 每页显示[10|25|50]项目
|