English  |  正體中文  |  简体中文  |  總筆數 :2818693  
造訪人次 :  28275847    線上人數 :  780
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"r t hwang"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 1-9 / 9 (共1頁)
1 
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立中山大學 2000-01 Single-ended SRAM with high test coverage and short test time C.C. Wang;C.F. Wu;R.T. Hwang; C.H. Kao
國立中山大學 2000 Single-ended SRAM with high test coverage and short test time C.C. Wang;C.F. Wu;R.T. Hwang;C.H. Kao
國立中山大學 1999-07 A low-power high-speed dynamic PLA circuit configuration for single-clock CMOS C.C. Wang;C.F. Wu; R.T. Hwang;C.H. Kao
國立中山大學 1999-01 Dynamic NOR-NOR PLA Design with IDDQ Testability C.F. Wu;C.C. Wang;R.T. Hwang;C.H. Kao
國立中山大學 1999 Dynamic NOR-NOR PLA Design with IDDQ Testability C.F. Wu;C.C. Wang;R.T. Hwang;C.H. Kao
國立中山大學 1999 A low-power high-speed dynamic PLA circuit configuration for single-clock CMOS C.C. Wang;C.F. Wu;R.T. Hwang;C.H. Kao
國立中山大學 1998-06 Design of single-ended SRAM with high test coverage and short test time C.F. Wu;C.C. Wang;R.T. Hwang;C.H. Kao
國立中山大學 1997-12 A low-power and high-speed dynmaic PLA circuit configurationfor single-clock CMOS C.C. Wang;C.F. Wu;R.T. Hwang;C.H. Kao
國立中山大學 1997-09 IDDQ testable configuration for PLAs by transformation into inverters C.F. Wu;C.C. Wang;R.T. Hwang;C.H. Kao

顯示項目 1-9 / 9 (共1頁)
1 
每頁顯示[10|25|50]項目