English  |  正體中文  |  简体中文  |  总笔数 :0  
造访人次 :  51791619    在线人数 :  1124
教育部委托研究计画      计画执行:国立台湾大学图书馆
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
关于TAIR

浏览

消息

著作权

相关连结

"lu s k"的相关文件

回到依作者浏览
依题名排序 依日期排序

显示项目 6-15 / 70 (共7页)
1 2 3 4 5 6 7 > >>
每页显示[10|25|50]项目

机构 日期 题名 作者
國立臺灣科技大學 2019 Resistive open defect detection in SoCs by a test method based on injected charge volume after test input application Matsumoto, Y.;Hashizume, M.;Yotsuyanagi, H.;Lu, S.-K.
國立臺灣科技大學 2019 Stand-by mode test method of interconnects between dies in 3d ICs with IEEE 1149.1 test circuits Kanda, M.;Yabui, D.;Hashizume, M.;Yotsuyanagi, H.;Lu, S.-K.
國立臺灣科技大學 2019 Retention-Aware Refresh Techniques for Reducing Power and Mitigation of Data Retention Faults in DRAM Lu, S.-K.;Huang, Huang H.-K.;Hsu, C.-L.;Sun, C.-T.;Miyase, K.
國立臺灣科技大學 2019 A fault-tolerant MPSoC for CubeSats Fuchs, C.M.;Chou, P.;Wen, X.;Murillo, N.M.;Furano, G.;Holst, S.;Tavoularis, A.;Lu, S.-K.;Plaat, A.;Marinis, K.
國立臺灣科技大學 2019 A static method for analyzing hotspot distribution on the LSI Miyase, K.;Kawano, Y.;Lu, S.-K.;Wen, X.;Kajihara, S.
國立臺灣科技大學 2018 A design for testability of open defects at interconnects in 3D stacked ICs Ashikin F.; Hashizume M.; Yotsuyanagi H.; Lu S.-K.; Roth Z.
國立臺灣科技大學 2018 Address Remapping Techniques for Enhancing Fabrication Yield of Embedded Memories Lu S.-K.; Jheng H.-C.; Lin H.-W.; Hashizume M.
國立臺灣科技大學 2018 Fault Leveling Techniques for Yield and Reliability Enhancement of NAND Flash Memories Lu S.-K.; Zhong S.-X.; Hashizume M.
國立臺灣科技大學 2018 A defective level monitor of open defects in 3D ICs with a comparator of offset cancellation type Kanda, M.;Hashizume, M.;Yotsuyanagi, H.;Lu, S.-K.
國立臺灣科技大學 2018 A defect level monitor of resistive open defect at interconnects in 3D ICs by injected charge volume Ohtani, K.;Osato, N.;Hashizume, M.;Yotsuyanagi, H.;Lu, S.-K.

显示项目 6-15 / 70 (共7页)
1 2 3 4 5 6 7 > >>
每页显示[10|25|50]项目