|
English
|
正體中文
|
简体中文
|
总笔数 :0
|
|
造访人次 :
52227017
在线人数 :
1103
教育部委托研究计画 计画执行:国立台湾大学图书馆
|
|
|
显示项目 92996-93005 / 2348487 (共234849页) << < 9295 9296 9297 9298 9299 9300 9301 9302 9303 9304 > >> 每页显示[10|25|50]项目
| 臺大學術典藏 |
1994-06 |
A BiCMOS dynamic multiplier using Wallace tree reduction architecture and 1.5 V full-swing BiCMOS dynamic logic circuit
|
Kuo, J.B.; Su, K.W.; Lou, J.H.; Kuo, J.B.; Su, K.W.; Lou, J.H.; KuoJB |
| 國立臺灣大學 |
1994-06 |
A BiCMOS dynamic multiplier using Wallace tree reduction architecture and 1.5 V full-swing BiCMOS dynamic logic circuit
|
Kuo, J.B.; Su, K.W.; Lou, J.H. |
| 國立臺灣大學 |
1991-05 |
A BiCMOS image sensor with a chopper-stabilized edge detector and a correlated-double-sampling readout circuit for neural network VLSI operating at 77 K
|
Chou, T.L.; Wong, E.J.; Lee, W.C.; Kuo, J.B. |
| 國立臺灣大學 |
1991-06 |
A BiCMOS image sensor with a chopper-stabilized edge detector and a correlated-double-sampling readout circuit for pattern recognition neural network VLSI operating at 77 K
|
Chou, T.L.; Wong, E.J.; Kuo, J.B. |
| 國立臺灣大學 |
1996-08 |
A BiCMOS Limiting Amplifier for SONET OC-3
|
Huang, C. Y.; Y. C. Peng; 汪重光; Huang, C. Y.; Y. C. Peng; Wang, C. K. |
| 臺大學術典藏 |
1991-09 |
A BiCMOS tristate buffer for high-speed microprocessor VLSI
|
Kuo, J.B.; Liao, H.J.; Kuo, J.B.; Liao, H.J.; KuoJB |
| 國立臺灣大學 |
1991-09 |
A BiCMOS tristate buffer for high-speed microprocessor VLSI
|
Kuo, J.B.; Liao, H.J. |
| 元智大學 |
2005-10 |
A bidirectional 2 ? 2 optical switch technique using absorption or amplification function of erbium-doped fiber
|
祁甡; Yeh CH; Lee CC |
| 國立交通大學 |
2014-12-08T15:18:15Z |
A bidirectional 2 x 2 optical switch technique using absorption or amplification function of erbium-doped fiber
|
Yeh, CH; Lee, CC; Chi, S |
| 義守大學 |
2017-10 |
A bidirectional buck-cascaded buck-boost PV inverter with active power filtering
|
Chien-Hsuan Chang;Chun-An Cheng;Hung-Liang Cheng |
显示项目 92996-93005 / 2348487 (共234849页) << < 9295 9296 9297 9298 9299 9300 9301 9302 9303 9304 > >> 每页显示[10|25|50]项目
|