|
English
|
正體中文
|
简体中文
|
總筆數 :2853535
|
|
造訪人次 :
45239562
線上人數 :
735
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
顯示項目 915476-915485 / 2346275 (共234628頁) << < 91543 91544 91545 91546 91547 91548 91549 91550 91551 91552 > >> 每頁顯示[10|25|50]項目
| 國立臺灣大學 |
1999-06 |
VLSI Implementation of Timing Recovery and Carrier Recovery for QAM/VSB Dual Mode
|
Shyh-Jye; Kua, G. H.; Shiue, Muh-Tian; Heh, Jung-Yu; 汪重光; Shyh-Jye; Kua, G. H.; Shiue, Muh-Tian; Heh, Jung-Yu; Wang, C. K. |
| 臺大學術典藏 |
2018-09-10T06:54:39Z |
VLSI implementation of visual block pattern truncation coding
|
Liu, Y.-C.; Lai, Y.-K.; Tsai, T.-H.; Wu, P.-C.; Chen, L.-G.; LIANG-GEE CHEN |
| 國立中山大學 |
1994-08 |
VLSI Implementations of an Error-Correcting Encoder/Decoder
|
Shen-Fu Hsiao |
| 元智大學 |
2017-07-02 |
VLSI implementations of parallel dual-mode MAP decoding for iterative detection and decoding receiver
|
Ching-Wen Hsieh; Cheng-Hung Lin |
| 國立中山大學 |
1997-12 |
VLSI implemnetation of a word-slice pipelined maximum selector for priority queues
|
C.C. Wang;G.C. Lin |
| 國立交通大學 |
2014-12-08T15:04:36Z |
VLSI NEUROPROCESSORS FOR VIDEO MOTION DETECTION
|
LEE, JC; SHEU, BJ; FANG, WC; CHELLAPPA, R |
| 臺大學術典藏 |
2018-09-10T07:44:18Z |
VLSI Process Control
|
RUEY-SHAN GUO;K. Wong;A. Hu;S. Ha;E. Sachs; RUEY-SHAN GUO; K. Wong; A. Hu; S. Ha; E. Sachs; RUEY-SHAN GUO |
| 中華大學 |
2009 |
VLSI Reconfigurable Architecture for 9/7-5/3 Lifting-Based Discrete Wavelet Transform
|
宋志雲; Sung, Tze-Yun |
| 臺大學術典藏 |
2021-12-14T23:12:45Z |
VLSI Structure-aware Placement for Convolutional Neural Network Accelerator Units
|
Chou, Yun; Hsu, Jhih Wei; YAO-WEN CHANG; Chen, Tung Chieh |
| 國立交通大學 |
2014-12-16T08:14:56Z |
VLSI technology
|
Sze, S M |
顯示項目 915476-915485 / 2346275 (共234628頁) << < 91543 91544 91545 91546 91547 91548 91549 91550 91551 91552 > >> 每頁顯示[10|25|50]項目
|