English  |  正體中文  |  简体中文  |  總筆數 :2853524  
造訪人次 :  45208970    線上人數 :  865
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

跳至: [ 中文 ] [ 數字0-9 ] [ A B C D E F G H I J K L M N O P Q R S T U V W X Y Z ]
請輸入前幾個字:   

顯示項目 91891-91900 / 2346260 (共234626頁)
<< < 9185 9186 9187 9188 9189 9190 9191 9192 9193 9194 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立臺灣科技大學 2013 A 3D visualized expert system for maintenance and management of existing building facilities using reliability-based method Chen, H.-M.;Hou, C.-C.;Wang, Y.-H.
東吳大學 2017-05-18 A 3d-4f Complex Constructed by the Assembly of a Cationic Template, [Cu(en)2]2+, and a 3D Anionic Coordination Polymer, [Sm2(C2O4)3(C5O5)(H2O)2]2– Ke, Szu-Yu;Yeh, Chang-Tsung;Wang, Chih-Chieh;Lee, Gene-Hsiang;Sheu, Hwo-Shuenn; 王志傑
臺大學術典藏 2018-09-10T07:36:00Z A 3mW 12b 10MS/s sub-range SAR ADC Chen, H.-W.;Liu, Y.-H.;Lin, Y.-H.;Chen, H.-S.; Chen, H.-W.; Liu, Y.-H.; Lin, Y.-H.; Chen, H.-S.; HSIN-SHU CHEN
國立成功大學 2023 A 3mW 2.7GS/s 8b Subranging ADC with Multiple-Reference-Reference-Embedded Comparators Wang, J.-C.;Kuo, T.-H.
國立成功大學 2019 A 3mW 6b 4GS/s Subranging ADC with Adaptive Offset-Adjustable Comparators Yang, C.-M.;Kuo, T.-H.
國立交通大學 2018-08-21T05:54:04Z A 3T1R Nonvolatile TCAM Using MLC ReRAM for Frequent-Off Instant-On Filters in IoT and Big-Data Processing Chang, Meng-Fan; Lin, Chien-Chen; Lee, Albert; Chiang, Yen-Ning; Kuo, Chia-Chen; Yang, Geng-Hau; Tsai, Hsiang-Jen; Chen, Tien-Fu; Sheu, Shyh-Shyuan
國立交通大學 2015-07-21T08:31:23Z A 3T1R Nonvolatile TCAM Using MLC ReRAM with Sub-1ns Search Time Chang, Meng-Fan; Lin, Chien-Chen; Lee, Albert; Kuo, Chia-Chen; Yang, Geng-Hau; Tsai, Hsiang-Jen; Chen, Tien-Fu; Sheu, Shyh-Shyuan; Tseng, Pei-Ling; Lee, Heng-Yuan; Ku, Tzu-Kun
臺大學術典藏 2018-09-10T15:00:41Z A 3X-oversampling hybrid clock and data recovery circuit with programmable bandwidth J-A Cheng;W-S Chang;T-C Lee; J-A Cheng; W-S Chang; T-C Lee; TAI-CHENG LEE
國立臺灣大學 2008-10 A 3~8GHz delay-locked loop with cycle jitter calibration Chuang, Chi-Nan; Liu, Shen-Iuan
臺大學術典藏 2018-09-10T07:08:34Z A 3~8GHz delay-locked loop with cycle jitter calibration Chi-Nan Chuang;Shen-Iuan Liu; Chi-Nan Chuang; Shen-Iuan Liu; SHEN-IUAN LIU

顯示項目 91891-91900 / 2346260 (共234626頁)
<< < 9185 9186 9187 9188 9189 9190 9191 9192 9193 9194 > >>
每頁顯示[10|25|50]項目