English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  51978352    線上人數 :  1223
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

跳至: [ 中文 ] [ 數字0-9 ] [ A B C D E F G H I J K L M N O P Q R S T U V W X Y Z ]
請輸入前幾個字:   

顯示項目 91971-91980 / 2348419 (共234842頁)
<< < 9193 9194 9195 9196 9197 9198 9199 9200 9201 9202 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立暨南國際大學 2010 A 4.9-dB NF 53.5-to 62-GHz MICROMACHINED CMOS WIDEBAND LNA WITH SMALL GROUP-DELAY-VARIATION 陳志成?; Chen, CC
國立暨南國際大學 2010 A 4.9-dB NF 53.5-to 62-GHz MICROMACHINED CMOS WIDEBAND LNA WITH SMALL GROUP-DELAY-VARIATION 林佑昇?; Lin, YS
臺大學術典藏 2018-09-10T04:59:55Z A 4.92-5.845GHz Direct-Conversion CMOS Transceiver for IEEE 802.11a Wireless LAN E. Lin; K. Carter; M. Kappes; Z.M. Shi; L. Lin; S. Wu; S. An; ; T. Nguyen; D. Yuan; Y.C. Wong; V. Fong; B. Yeung; A. Rofougaran; A. Behzad; TSUNG-HSIEN LIN et al.
國立臺灣科技大學 2016 A 4.9GHz low power QVCO using injection locked techniques for wireless wearable applications Lai, W.-C;Jang, S.-L;Su, Su S.-S.
國立交通大學 2019-04-02T06:04:37Z A 40 Gb/s PAM-4 Receiver with 2-Tap DFE Based on Automatically Non-Even Level Tracking Hung, Chia-Tse; Huang, Yu-Ping; Chen, Wei-Zen
國立交通大學 2014-12-08T15:30:06Z A 40 Gbps Optical Receiver Analog Front-End in 65 nm CMOS Chou, Shun-Tien; Huang, Shih-Hao; Hong, Zheng-Hao; Chen, Wei-Zen
國立交通大學 2014-12-08T15:08:35Z A 40 mW 3 Gb/s Self-Compensated Differential Transimpedance Amplifier With Enlarged Input Capacitance Tolerance in 0.18 mu m CMOS Technology Tsai, Chia-Ming
國立交通大學 2014-12-08T15:36:13Z A 40 nm 0.32 V 3.5 MHz 11T Single-Ended Bit-Interleaving Subthreshold SRAM with Data-Aware Write-Assist Chiu, Yi-Wei; Hu, Yu-Hao; Tu, Ming-Hsien; Zhao, Jun-Kai; Jou, Shyh-Jye; Chuang, Ching-Te
國立交通大學 2015-07-21T11:20:58Z A 40 nm 512 kb Cross-Point 8 T Pipeline SRAM With Binary Word-Line Boosting Control, Ripple Bit-Line and Adaptive Data-Aware Write-Assist Lien, Nan-Chun; Chu, Li-Wei; Chen, Chien-Hen; Yang, Hao-I.; Tu, Ming-Hsien; Kan, Paul-Sen; Hu, Yong-Jyun; Chuang, Ching-Te; Jou, Shyh-Jye; Hwang, Wei
國立交通大學 2017-04-21T06:48:17Z A 40 nm 535 Mbps Multiple Code-Rate Turbo Decoder Chip Using Reciprocal Dual Trellis Lin, Chen-Yang; Wong, Cheng-Chi; Chang, Hsie-Chia

顯示項目 91971-91980 / 2348419 (共234842頁)
<< < 9193 9194 9195 9196 9197 9198 9199 9200 9201 9202 > >>
每頁顯示[10|25|50]項目