English  |  正體中文  |  简体中文  |  總筆數 :2854037  
造訪人次 :  45295131    線上人數 :  1383
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

跳至: [ 中文 ] [ 數字0-9 ] [ A B C D E F G H I J K L M N O P Q R S T U V W X Y Z ]
請輸入前幾個字:   

顯示項目 90781-90790 / 2346288 (共234629頁)
<< < 9074 9075 9076 9077 9078 9079 9080 9081 9082 9083 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
臺大學術典藏 2018-09-10T09:22:32Z A 1.2 V 15–32?GHz low-power single-balanced gate mixer with a miniature rat-race hybrid Chung-Chun Chen;Chun-Hsien Lien;Hen-Wai Tsao;Huei Wang; Chung-Chun Chen; Chun-Hsien Lien; Hen-Wai Tsao; Huei Wang; HEN-WAI TSAO; HUEI WANG
國立成功大學 2018-05-29 A 1.2 V 490 μW Sub-GHz UWB CMOS LNA with Current Reuse Negative Feedback Chen, Wei-Wei; Yang, Shang-De; Cheng, Kuang-Wei
國立成功大學 2018 A 1.2 v 490 μw Sub-GHz UWB CMOS LNA with Current Reuse Negative Feedback Chen, W.-W.;Yang, S.-D.;Cheng, K.-W.
淡江大學 2001-09 A 1.2 V 500 MHz 32-bit carry-lookahead adder 鄭國興; Cheng, Kuo-hsing; Lee, Wen-shiuan; Huang, Yung-chong
國立交通大學 2014-12-08T15:27:23Z A 1.2 V CMOS four-quadrant analog multiplier Hsiao, SY; Wu, CY
淡江大學 1996-10-13 A 1.2 V CMOS multiplier using low-power current-sensing complementary pass-transistor logic 鄭國興; Cheng, Kuo-hsing; Yee, Liow yu
淡江大學 1997-12-15 A 1.2 V low-power TSPC complementary pass transistor logic 鄭國興; Cheng, Kuo-hsing; Chen, Jian-hung
國立成功大學 2002-09 A 1.2 V rail-to-rail analog CMOS rank-order filter with k-WTA capability Hung, Yu-Cherng; Liu, Bin-Da
國立臺灣大學 2007 A 1.2-V 37–38.5-GHz Eight-Phase Clock Generator in 0.13- μm CMOS Technology Cho, Lan-Chou; Lee, Chihun; Liu, Shen-Iuan
國立交通大學 2014-12-08T15:28:31Z A 1.2-V 5.2-mW 20-30-GHz Wideband Receiver Front-End in 0.18-mu m CMOS Li, Chun-Hsing; Kuo, Chien-Nan; Kuo, Ming-Ching

顯示項目 90781-90790 / 2346288 (共234629頁)
<< < 9074 9075 9076 9077 9078 9079 9080 9081 9082 9083 > >>
每頁顯示[10|25|50]項目