English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  52180862    線上人數 :  852
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

跳至: [ 中文 ] [ 數字0-9 ] [ A B C D E F G H I J K L M N O P Q R S T U V W X Y Z ]
請輸入前幾個字:   

顯示項目 92096-92105 / 2348487 (共234849頁)
<< < 9205 9206 9207 9208 9209 9210 9211 9212 9213 9214 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
臺大學術典藏 2020-06-11T06:26:18Z A 5-GHz fractional-N phase-locked loop with spur reduction technique in 0.13-μm CMOS Chiu, W.-H.;Cheng, C.-Y.;Lin, T.-H.; Chiu, W.-H.; Cheng, C.-Y.; Lin, T.-H.; TSUNG-HSIEN LIN
國立暨南國際大學 2008 A 5-GHz fully integrated low-power wide-tuning-range CMOS LC VCO 陳志成?; Chen, CC
國立暨南國際大學 2008 A 5-GHz fully integrated low-power wide-tuning-range CMOS LC VCO 陳世璋?; Chen, CZ
國立暨南國際大學 2008 A 5-GHz fully integrated low-power wide-tuning-range CMOS LC VCO 方浩宇?; Fang, HY
國立暨南國際大學 2008 A 5-GHz fully integrated low-power wide-tuning-range CMOS LC VCO 林佑昇?; Lin, YS
國立臺灣大學 2005 A 5-GHz low phase noise differential Colpitts CMOS VCO Tsai, Ming-Da; Cho, Yi-Hsien; Wang, Huei
臺大學術典藏 2018-09-10T08:19:11Z A 5-GHz Relative-Phase Cancellation Fractional-N Phase-Locked Loops in 0.13-μm CMOS W.-H. Chiu;C.-Y. Cheng;T.-H. Lin; W.-H. Chiu; C.-Y. Cheng; T.-H. Lin; TSUNG-HSIEN LIN
國立交通大學 2017-04-21T06:48:54Z A 5-GHz, 30-dBm, 0.9-dB insertion loss single-pole double-throw T/R switch in 90nm CMOS Fu, Chang-Tsung; Taylor, Stewart S.; Ku, Chien-Nan
國立臺灣科技大學 2009-04 A 5-GHz-Band CMOS Receiver With Low LO Self-Mixing Front End Hsiao-Chin Chen;Tao Wang;Hung-Wei Chiu;Yu-Che Yang;Tze-Huei Kao;Guo-Wei Huang;Shey-Shi Lu
國立臺灣大學 2009 A 5-GHz-Band CMOS Receiver with Low LO-Self-Mixing Front-end Chen,Hsiao-Chin; Wang, Tao; Chiu, Hung-Wei; Yang, Yu-Che; Kao, Tze-Huei; Huang, Guo-Wei; Lu, Shey-Shi

顯示項目 92096-92105 / 2348487 (共234849頁)
<< < 9205 9206 9207 9208 9209 9210 9211 9212 9213 9214 > >>
每頁顯示[10|25|50]項目