|
English
|
正體中文
|
简体中文
|
總筆數 :2853524
|
|
造訪人次 :
45225205
線上人數 :
844
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
顯示項目 92111-92120 / 2346275 (共234628頁) << < 9207 9208 9209 9210 9211 9212 9213 9214 9215 9216 > >> 每頁顯示[10|25|50]項目
| 國立臺灣大學 |
2008 |
A 5.2-GHz CMOS T/R switch for ultra-low-voltage operations
|
Wang, Jih-Hsin; Hsieh, Hsieh-Hung; Lu, Liang-Hung |
| 國立臺灣大學 |
2008-08 |
A 5.2-GHz CMOS T/R switch for ultra-low-voltage operations
|
Wang, J.-H.; Lu, L.-H.; Hsieh, H.-H. |
| 臺大學術典藏 |
2018-09-10T15:26:16Z |
A 5.2-GHz fully-integrated RF front-end by T/R switch, LNA and PA co-design with 3.2-dB NF and 25.0-dBm output power
|
H.-S. Chen;H.-Y. Tsai;L.-X. Chuo;Y.-K. Tsai;L.-H. Lu; H.-S. Chen; H.-Y. Tsai; L.-X. Chuo; Y.-K. Tsai; L.-H. Lu; LIANG-HUNG LU |
| 國立臺灣大學 |
2005 |
A 5.2-GHz low-power low-noise amplifier using inGaP-GaAs HBT technology
|
Tai, Chia-Liang; Lu, Shey-Shi; Lin, Yo-Sheng |
| 國立暨南國際大學 |
2005 |
A 5.2-GHz low-power low-noise amplifier using InGaP-GaAsHBT technology?
|
林佑昇; Lin, YS |
| 國立高雄師範大學 |
2004-12 |
A 5.25-GHz 0.18-μm CMOS Low Noise Amplifier with a Gain Boosting
|
Ruey-Lue Wang;Shin-Chin Chen;Ming-Lung Kung;Hen-Cho Hung; 王瑞祿 |
| 臺大學術典藏 |
2020-06-11T06:51:00Z |
A 5.28-Gb/s LDPC Decoder With Time-Domain Signal Processing for IEEE 802.15.3c Applications
|
Li, M.-R.;Yang, C.-H.;Ueng, Y.-L.; Li, M.-R.; Yang, C.-H.; Ueng, Y.-L.; CHIA-HSIANG YANG |
| 臺大學術典藏 |
2019-10-31T07:45:02Z |
A 5.28-Gbps LDPC Decoder with Time-domain Signal Processing for IEEE 802.15.3c Applications
|
CHIA-HSIANG YANG; Y.-L. Ueng; CHIA-HSIANG YANG;Y.-L. Ueng;C.-H. Yang;M.-R. Li; M.-R. Li; C.-H. Yang |
| 南台科技大學 |
2004 |
A 5.2GHz SiGe/Si HBT-based MMIC power amplifier using on-chip linearizer
|
M. S. Yang; R. J. You; W. S. Chen; J. J. Tang |
| 國立交通大學 |
2014-12-08T15:46:20Z |
A 5.2mW all-digital fast-lock self-calibrated multiphase delay-locked loop
|
Chuang, Li-Pu; Chang, Ming-Hung; Huang, Po-Tsang; Kan, Chih-Hao; Hwang, Wei |
顯示項目 92111-92120 / 2346275 (共234628頁) << < 9207 9208 9209 9210 9211 9212 9213 9214 9215 9216 > >> 每頁顯示[10|25|50]項目
|