English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  51994701    線上人數 :  766
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

跳至: [ 中文 ] [ 數字0-9 ] [ A B C D E F G H I J K L M N O P Q R S T U V W X Y Z ]
請輸入前幾個字:   

顯示項目 92091-92100 / 2348439 (共234844頁)
<< < 9205 9206 9207 9208 9209 9210 9211 9212 9213 9214 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
元智大學 2004-05 A 5-GHZ delta-sigma PLL frequency synthesizer for WLAN applications 吳紹懋; 陳威良
國立交通大學 2014-12-08T15:09:31Z A 5-GHz Differential Low-Noise Amplifier With High Pin-to-Pin ESD Robustness in a 130-nm CMOS Process Hsiao, Yuan-Wen; Ker, Ming-Dou
義守大學 2009-05 A 5-GHz Differential Low-Noise Amplifier With High Pin-to-Pin ESD Robustness in a 130-nm CMOS Process Yuan-Wen Hsiao;Ming-Dou Ker
臺大學術典藏 2018-09-10T04:36:04Z A 5-GHz Direct-Conversion CMOS Transceiver Utilizing Automatic Frequency Control for the IEEE 802.11a Wireless LAN Standard Z.M. Shi; S. An; ; L. Lin; K. Carter; M. Kappes; Tsung-Hsien (Eric) Lin; T. Nguyen; D. Yuan; S. Wu; Y.C. Wang; V. Fong; A. Rofougaran; A. Behzad; TSUNG-HSIEN LIN et al.
國立交通大學 2014-12-08T15:25:38Z A 5-GHz direct-conversion receiver with I/Q phase and gain error calibration Chen, WZ; Lee, TL; Lu, TY
臺大學術典藏 2020-06-11T06:26:18Z A 5-GHz fractional-N phase-locked loop with spur reduction technique in 0.13-μm CMOS Chiu, W.-H.;Cheng, C.-Y.;Lin, T.-H.; Chiu, W.-H.; Cheng, C.-Y.; Lin, T.-H.; TSUNG-HSIEN LIN
國立暨南國際大學 2008 A 5-GHz fully integrated low-power wide-tuning-range CMOS LC VCO 陳志成?; Chen, CC
國立暨南國際大學 2008 A 5-GHz fully integrated low-power wide-tuning-range CMOS LC VCO 陳世璋?; Chen, CZ
國立暨南國際大學 2008 A 5-GHz fully integrated low-power wide-tuning-range CMOS LC VCO 方浩宇?; Fang, HY
國立暨南國際大學 2008 A 5-GHz fully integrated low-power wide-tuning-range CMOS LC VCO 林佑昇?; Lin, YS

顯示項目 92091-92100 / 2348439 (共234844頁)
<< < 9205 9206 9207 9208 9209 9210 9211 9212 9213 9214 > >>
每頁顯示[10|25|50]項目